테브닝 노튼 예비보고서
- 최초 등록일
- 2008.06.22
- 최종 저작일
- 2007.10
- 15페이지/ 한컴오피스
- 가격 1,500원
소개글
기초회로실험 테브닝 노튼 예비레포트입니다.
A+ 받았던 리포트이고 열심히 하였습니다.
행복하세요^^
목차
제목 : 실험 25. 테브닌 정리
1. 실험 목적
2. 관련이론
3. 실험 준비물
4. Pspice결과값
제목 : 실험 25. 노튼의 정리
1. 실험 목적
2. 실험이론
3. 실험 준비물
4. Pspice결과값
본문내용
<기초회로실험 24,25 예비레포트>
제목 : 실험 25. 테브닌 정리
1. 실험 목적
(1) 단일 전압원을 갖는 직류회로의 테브닌 등가전압 (Vth)과 등가저항 (Rth)을 결정한다.
(2) 직 병렬회로의 해석에 있어서 Vth 와 Rth의 값을 실험적으로 입증한다.
(3)복잡한 회로망에 연결된 임의의 소자에 흐르는 전류를 단일 전원과 등가 임피던스로 간단히 하여 해석하여 해석하는 방법인 테브닌의 정리를 이해하고, 직류전원과 저항을 이용하여 확인한다.
2. 관련이론
테브난의 정리의 핵심은 복잡한 회로를 등가 저항과 단일 소자로 감소시킬 수 있다는 것이다. 등가 회로를 직렬로 구성하여 등가 전압원으로 표현한다.
임의의 선형 회로에 대해서 같은 노드를 공유하는 두 회로 A,B로 나눈다. 만약 나눈 부분에 비독립 전원을 포함하고 있다면, 그 제어 변수가 같은 회로 내에 존재해야 한다. 그런 다음, 회로 A에 대해서 테브난의 등가 회로를 적용하면 된다.
여기서 회로 B가 양 단으로부터 분리되어 있을 때, 회로 A에 대해 Voc를 개방회로 전압(Open circuit voltage - 테브난의 등가전압())으로 정의하고, 모든 독립전원이 `0`이라는 가정 하에 양단(A-B)에서 회로 A쪽으로 바라본 저항을 테브난의 등가 저항 Rt라고 한다.
다음 예제로 테브난의 정리를 이해하도록 하자.
우선, 테브난의 등가저항 는 (그림1-1)와 같이 전원을 단락시킨 상태에서 단자(a)와 단자 (b)에서 왼쪽으로 본 회로의 등가 저항이므로 다음과 같다.
참고 자료
없음