• 캠퍼스북
  • 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

실험6. 레지스터 구성

*재*
개인인증판매자스토어
최초 등록일
2008.05.25
최종 저작일
2008.03
4페이지/한글파일 한컴오피스
가격 1,500원 할인쿠폰받기
다운로드
장바구니

소개글

실험6. 레지스터 구성

목차

○ 직렬 전송 레지스터
○ 병렬 전송 레지스터
○ 자리이동 레지스터
Pspice 시뮬레이션 결과

본문내용

레지스터(Register)란 1 비트 기억 소자인 플립플롭을 여러 개 접속시켜서 만든 임시 기억 장치를 의미한다. 레지스터는 입력과 출력이 동일해야 하므로 D 플립플롭을 이용하여 만들게 된다. 그 종류를 데이터 처리 방식에 따라 구별하면 병렬 전송 레지스터와 직렬 전송 레지스터로 구분할 수 있다.
○ 직렬 전송 레지스터
직렬 전송 레지스터(Serial Shift Register)는 클록 펄스가 입력될 때마다 2진 데이터를 왼쪽이나 오른쪽으로 1 비트씩 이동시킨다. 왼쪽 시프트일 경우 가장 왼쪽 에 있는 최상위 비트(MSB, Most Significant Bit)가 바깥으로 밀려나서 회선을 통해 전송되며, 가장 오른쪽에 있는 최하위 비트(LSB, Least Significant Bit)는 0으로 채워진다. 반대로 오른쪽 시프트일 경우 최하위 비트가 바깥으로 밀려나서 회선을 통해 전송되며, 최상위 비트가 0으로 채워진다. 직렬 전송 레지스터는 간단히 시프트 레지스터라고 부른다.

<그림1. 레지스터 원리도>


데이터를 전송할 회선이 하나 뿐 이어서 1비트 씩 전송하므로 병렬 전송에 비해 데이터 전송 속도는 늦지만 회선 구성이 간단하다. 장거리 전송을 해야 하는 정보 통신에서는 회선 비용이 대단히 비싸기 때문에 하나의 회선으로 데이터를 전달하기 위해 직렬 전송을 하게 된다. 이 때 전송속도의 단위는 bps(Bits Per Second)로서 1초 동안에 전송되는 데이터의 양(Bits)을 나타낸다. 직렬 전송 레지스터는 LAN 카드와 같은 네트워크 어댑터에 적용되는 회로이다.

참고 자료

1. http://princess.kongju.ac.kr/DigitalMain/framekor.htm
2. http://www.e-mirim.hs.kr/cyberroom_computer/computer07.jsp(미림여자정보과학고등학교)
3. Didital Logic Application And Design, Yarbrough

이 자료와 함께 구매한 자료

*재*
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

  • 한글파일 실험6.레지스터 구성 10페이지
    5의 회로를 6-3 버스구조에 연결할 때 실험에 유용하도록 수정하여 구성하였다 ... 레지스터 구성 실험 일자 제출자 이름 제출자 학번 팀원 이름 팀원 학번 Chapter ... 학기 2011년 1학기 과목명 디지탈논리회로실험 LAB번호 실험 제목 6
  • 한글파일 플립플롭을 이용한 카운터 예비보고서 3페이지
    PSpice로 직렬입력-병렬출력 시프트레지스터 회로를 구성하고 시뮬레이션결과 ... 이 실험을 하는 이유는? ... PSpice로 병렬입력-병렬출력 시프트레지스터 회로를 구성하고 시뮬레이션결과
  • 워드파일 실험6 레지스터 구성-쉬프트레지스터, 일반레지스터 4페이지
    그림 6-3은 74374 2개로 구성된 tri-state bus 구로를 나타낸다 ... right shift register)이다. ... 그림 14-14(a)는 D플립플롭을 이용해서 구성한 우측 쉬프트 레지스터(
  • 한글파일 [논리회로실험] 실험7. Shift Register 결과보고서 5페이지
    단일 IC칩 대신 플립플롭을 사용하여 회로를 구성했고 6 bit 시프트 레지스터이기에 ... 고찰 이번 실험에서는 Shift Right Register와 순환 레지스터를 ... 실험 1의 경우 6 bit shift right register를 구현했다
  • 한글파일 디지털 회로 실험-시프트 레지스터 9페이지
    실험순서 실험순서1. 74164 8비트 시프트 레지스터 회로를 구성하고 다음 ... 실험순서2-1. 74194 유니버셜 레지스터 회로를 구성하고 다음 실험을 ... 실험순서2-2. 74194 유니버셜 레지스터 회로를 구성하고 다음 실험
더보기
최근 본 자료더보기
  • 프레시홍 - 전복
탑툰 이벤트
실험6. 레지스터 구성
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업