[논리회로] 시프트 레지스터
- 최초 등록일
- 2004.07.23
- 최종 저작일
- 2004.07
- 10페이지/ 한컴오피스
- 가격 1,000원
목차
1. 실험 6.시프트 레지스터
2. 이론 요약
3. 실험부품
4. 실험절차
5. 예비보고서
6. 예비결과보고서
본문내용
(1)레지스터
- 각 플립플롭은 한 비트의 정보를 저장하는 능력이 있어서 n 비트 레지스터의 경우 n 개의 플립플롭으로 구성되고 n 비트의 2진 정보를 저장할 수 있음.
- 내부는 레지스터는 플립플롭과 그들의 상태전이를 도와주는 게이트로 구성.
- 레지스터는 데이터 처리작업을 수행하는 소수의 게이트를 포함하는 플립플롭들의 집합으로 표시할 수 있다.
- 레지스터는 주어진 입력을 그대로 기억하므로 일반적으로 D 플립플롭을 이요하여 만든다.
- 레지스터에 새로운 정보를 입력하는 과정을 로드(load)한다고 표현하며, 로드방법에 따라 SI(Serial Output)과 PI(Paralle Output)으로 구분
- 출력을 제공하는 형태에 따라 SO(Serial Output)과 PO(Parallel)으로 구분.
- 4비트 레지스터의 구조는 4비트의 이진 정보는 D플립플롭에 저장된다. Loa=0일 때는 D 플 립플롭의 입력으로 현재 출력이 피드백feedback)되므로 Q0∼Q3가 변하지 않고 유지되며, Load=1 일 때는 D0∼D3가 플립플롭 입력에 전달되므로 클럭 신호의 상승 에지에서 D0∼D3 가 Q1∼Q3에 나타나 로딩이 이루어 짐.
참고 자료
없음