pci
- 최초 등록일
- 2004.05.26
- 최종 저작일
- 2004.05
- 17페이지/ 한컴오피스
- 가격 1,500원
소개글
PCI에 대한 모든 것
목차
1. PCI란?
2. PCI Local Bus의 특징
3. PCI Local Bus 시스템의 구조
4. PCI pins
5. PCI 신호선들의 유형
6. PCI 신호선들
7. PCI Bus Commands
8. PCI Bus Transactions
1) 버스동작의 기본
2) 읽기동작
3) 쓰기동작
4) 버스동작의 완료
9. PCI Configuration Space
1) 특징
2) 형식
3) 엑세스 규칙
4) 디바이스 검출
5) Configuratoin Register
본문내용
CLK
<in>
Clock
디바이스를 동작시키기 위한 클럭을 공급한다. 33MHz와 66MHz 두 가지 모드가 있다. RST#, INTA#, INTC# 그리고 INTD#을 제외한 모든 신호선들은 클럭 상승 에지에서 샘플하도록 되어있다.
RST#
<in>
RESET
마스터 또는 타겟 그리고 내부 configuration 레이스터들을 초기화(리셋)하기 위한 신호선이다. 리셋 되었을 때 대부분의 신호선들은 tri-state상태로 되며 SERR#선은 float 상태로 된다. AD[32::00], C/BE[3::0]# 그리고 PAR 신호선들이 float 되지 않기 위해 central resource에 의해 Low 상태로 되어져야 한다.
AD[31::0]
<t/s>
Address
and Data
PCI 신호선들을 줄이기 위해 주소와 데이터 선이 함께 묶여져서 사용된다. Address phase 는 FRAME# 이 처음 asserted 되어졌을 때를 말하며 이때 AD를 통해 주소가 전송된다. Data phase 는 Address Phase를 제외한 나머지 구간이며 AD를 통해 데이터가 전송되는 때를 말한다.
C/BE[3::0]#
<t/s>
Bus
command
and Byte
Enable
마스터에 의해 구동되며 어드레스 페이스 구간에서는 버스명령이 전송되고 데이터 페이스 구간에서는 바이트 인에이블 데이터가 전송된다.
참고 자료
없음