공통-이미터 증폭기의 입력 저항, 전압 이득, 그리고 출력 저항을 실험
- 최초 등록일
- 2022.04.19
- 최종 저작일
- 2021.04
- 17페이지/
한컴오피스
- 가격 1,500원

* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
목차
1. 목적
2. 이론
1) 공통-이미터 증폭기 구성
2) 직류 해석
3. 기기 및 부품
4. 준비
5. 실험
1) 기기
2) 실험 회로도
3) 브레드보드/실험대표 사진
6. PSPICE 실험 결과
1) 실험 5.1에서 제시되었던 회로를 PSPICE로 시뮬레이션한 결과는, 실험 9의 시뮬레이션 결과를 참고하기 바란다.
2) 입력 전압 파형과 출력 전압 파형
3) 입력 저항 측정
4) 출력 저항 측정
7. 결과 비교
8. 고찰
1) 준비에서 계산한 값들과 브레드보드 실험 또는 컴퓨터 시뮬레이션을 통해 얻은 값들이 같은지 확인하고, 다르다면 그 원인에 대하여 고찰하라.
2) 공통-이미터 증폭기의 출력 신호와 입력 신호 사이의 위상차를 확인하라.
본문내용
1) 직류 해석
위의 그림의 회로에서 커패시터들은 직류를 차단한다. 따라서 증폭기의 직류 해석에서는 이들 커패시터를 개방 회로로 대체해야 한다.
2) 소신호 해석
① 모든 직류 전원들을 제거한다.
② 모든 커패시터들을 단락 회로로 대체한다.
③ 트랜지스터를 그것의 소신호 모델로 대체한다.
④ 소신호 등가 회로를 해석하여 증폭기 파라미터, 즉 입력 및 출력 저항, 전압 이득 등을 계산한다.
1. 기기 및 부품
● 기기 : 멀티미터, 직류-전력 공급기, 함수 발생기, 오실로스코프
● 부품 : 저항기 - 100 OMEGA ,`4.7k OMEGA ,`6.8k OMEGA ,`10k OMEGA ,`100k OMEGA
커패시터 - 1 mu F(전해)(3개)
트랜지스터 – 2N2222(npn형) 또는 2N3904(npn형)
2. 준비
직류 해석
1) 그림 10.1의 공통-이미터 증폭기 회로에서 R _{s} =100 OMEGA ,````R _{B} =100k OMEGA ,````R _{E} =10k OMEGA , R _{L} =4.7k OMEGA ,`C _{1} =`C _{2} =C _{3} =1 mu F,`V _{CC} =V _{EE} =10V 이고, 트랜지스터의 이다. 또한, 트랜지스터가 정상적으로 동작할 때 V _{BE}는 약 0.7V이다. 증폭기의 직류 전류들 즉 I _{B} ,`I _{C} , 그리고 I _{E}의 값을 구하라.
=> I _{B} = {V _{EE} -V _{BE}} over {R _{E} ( beta +1)+R _{B}} `= {10V-0.7V} over {10k OMEGA (151)+100k OMEGA } ` SIMEQ 5.78 mu A
I _{C} = beta I _{B} ` SIMEQ 8.67 TIMES 10 ^{-4} ` SIMEQ 0.87mA
참고 자료
없음