VHDL_3_RAM,ROM,JK Flip Flop, Register
- 최초 등록일
- 2021.09.23
- 최종 저작일
- 2019.03
- 13페이지/ 한컴오피스
- 가격 2,000원
목차
1. 주제 배경 이론
2. 소스 코드 설명
3. 시뮬레이션 결과 및 설명
4. 토의 및 실습소감
본문내용
실습제목: RAM, ROM
1. 주제 배경 이론
RAM(Random Access Memory)과 ROM(Read Only Memory)은 메모리의 일종이다. RAM은 읽기와 쓰기가 모두 가능한 메모리로 메인 메모리로 주로 사용되며 크게 플립플롭으로 구성되는 SRAM과 캐패시터로 구성되는 DRAM이 있다. 휘발성 메모리라고도 불리는데 전원이 차단되면 가지고 있던 정보를 모두 잃게 된다.
SRAM의 경우 최근 컴퓨터 아키텍처에서는 디지털 회로인 플립플롭 대신 아날로그 회로로 대체하는 경우도 있다. 설계하기 어렵다는 단점이 있지만 속도가 빨르다는 장점이 있다. SRAM은 보통 그 규모가 크지 않으므로 속도가 빠른 아날로그 회로로 만드는 것이 이점이 많다.
DRAM은 캐패시터를 사용하기 때문에 지속적으로 방전이 되고 결국 데이터를 잃는다. 이것을 방지하기 위해 주기적으로 전압을 계속 공급하는데 이것을 refresh라고 한다.
ROM은 읽기만 가능한 메모리로 정의된다. 하지만 최근에는 수정이 가능한 ROM도 만들어지고 있다. 종류는 크게 Mask ROM, EROM, EPROM, EEPROM등이 있다. 10000~100000번 정도까지 읽기가 가능하며 한 번 저장된 데이터는 전원이 차단되도 유지된다. 그래서 수정될 일 없는 프로그램이나 데이터를 저장하는 용도로 사용한다. 수명은 약 10년 정도이다.
이번 실습에서는 RAM은 읽기와 쓰기가 가능한 회로로, ROM은 읽기만 가능한 회로의 기능을 하도록 했다.
2.소스코드 설명
RAM
1~4)
자료형과 conv 함수등을 사용하기 위한 라이브러리 선언
8~9)
generic 절에서는 프로그래머가 보다 인식하기 쉽도록 숫자가 아닌 문자로 표현하기 위해 선언함
10~16)
Port는 write를 허용하는 입력, 주소, 데이터 입력, 클럭을 in으로 설정하고 데이터 출력을 out으로 선언
참고 자료
없음