아주대 논리회로실험 실험8 Counter 예비보고서
- 최초 등록일
- 2021.05.07
- 최종 저작일
- 2020.11
- 8페이지/
한컴오피스
- 가격 1,000원

소개글
2020년 2학기 논리회로실험 A+ 받은 예비보고서입니다.
목차
1. 실험 목적
2. 실험 소자
1) 74HC○○칩
3. 실험 이론
1) Counter
2) 비동기식 Counter
3) 동기식 Counter
4) 동기식 Counter
4. 실험 과정
5. 예상 결과
6. 참고문헌
7. 회로 결선도
본문내용
3. 실험 이론
1) Counter
- Counter는 상태도(S1, S2, S3, ... ,Sn)가 하나의 사이클을 포함하는 모든 순차 회로에 사용되는 이름으로 가장 널리 사용하는 Counter는 n비트 2진 Counter이다. n비트 2진 Counter는 n개의 F/F을 가지며, 이를 통해 개의 상태를 가진다. 각 상태는 0, 1, 2, ... , -1, 0, 1, 2, ... 의 사이클로 진행된다. Counter는 크게 비동기 식 Counter와 동기식 Counter로 구분되며, 비동기식은 앞의 결과의 영향을 받는 카운터로 F/F 사이의 전달시간이 존재한다. 이에 반해 동기식은 모든 F/F이 같은 클럭에 의해 동시에 트리거되어있어 전송지연이 없다.
2) 비동기식 Counter
비동기식 Counter는 앞의 결과의 영향을 받는 카운터로 F/F 사이의 전달시간이 존재한다. 다음 그림과 같이 T F/F으로 구성된 비동기식 Counter의 경우 CLK signal이 rising edge일 때마다 toggle되므로, Counter의 각 비트는 앞의 F/F의 데이터가 1에서 0으로 바뀌는 순간 toggle한다. 그리고 원하는 진수에 다다르면 출력은 다시 0부터 순환되는 구조를 가지고 있다.
참고 자료
ohn F. Wakerly, (2006). 디지털 디자인 Fourth Edition (김도현, 역). 경기도: 사이텍미디어. (원서출판 불명). p141(CMOS 논리군).
위의 책, p609~611(Counter)
논리회로실험 실험8 강의노트
전자부품 데이터시트 검색엔진[웹사이트]. (2020.11.10.). URL: https://www.alldatasheet.co.kr/