홍익대학교 전전 실험1 레지스터 예비보고서
- 최초 등록일
- 2020.12.25
- 최종 저작일
- 2019.03
- 6페이지/ 한컴오피스
- 가격 2,000원
소개글
"홍익대학교 전전 실험1 레지스터 예비보고서"에 대한 내용입니다.
목차
1. 목 적
2. 이 론
3. 예비 보고 사항
4. 참고 문헌
본문내용
목 적
순서논리회로의 기본적인 응용회로가 되는 시프트 레지스터 (shift register), 링 카운터(ring counter), 존슨 카운터 (Johnson couter), 의사 불규칙 이진수열 (PRBS : Pseu-do-
Random Binary Sequence) 발생기 등을 구성하고 각각의 동작 특성을 확인한다.
이 론
1. 시프트 레지스터
시프트 레지스터는 잠정적인 데이터 저장능력을 갖고 있는 일련의 연결된 플립플롭들로서 클럭 펄스가 들어올 때마다 저장된 데이터들이 좌우로 이동하도록 되어있다. 시프트 레지스터는 데이터 입력을 넣어주는 방법에 따라 직렬 입력 (Serial-In) 과 병렬 입력(Parallel-In)으로 나누고, 데이터 출력을 취하는 방법에 따라 직렬 출력 (Serial-Out), 병렬 출력(Parallel-Out) 으로 나눈다. 또 데이터 이동방향에 따라 우측 이동 (Shift-Right), 좌측이동(Shift-Left), 양방향성 (Bi-Directional)의 세 가지로 구분된다.
아래 그림은 CLK가 들어올 때마다 데이터 오른쪽으로 한 번씩 이동하게 되므로 우측 이동 시프트 레지스터에 해당하게 된다. 위의 언급한 모든 기능을 갖춘 시프트 레지스터를 만능(universal) 시프트 레지스터라 한다. 시프트 레지스터의 용도로서 대표적인 것은 데이터의 직렬-병렬변환에 있다.
참고 자료
디지털 공학실험 - 이병기
Digital Fundamentals - Floyd
Computer System Architectre - MANO (Prentice hall)
http://terms.naver.com/entry.nhn?docId=595485&cid=42340&categoryId=42340