8장 소신호 베이스 공통 교류증폭기 실험
- 최초 등록일
- 2020.12.19
- 최종 저작일
- 2020.05
- 8페이지/ 한컴오피스
- 가격 1,000원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
목차
1. 개요
2. 실험원리
1) 직류 등가회로의 형성
2) 교류 등가회로의 형성
3) 교류 등가회로의 해석
3. 실험기기 및 부품
4. 결과
5. 토의
본문내용
1. 개요
소신호 베이스 공통 교류증폭기의 직류 및 교류등가회로에 대한 개념을 이해하고 입력전압과 출력전압 사이의 관계를 실험을 통하여 고찰한다.
2. 실험원리
베이스 공통 교류증폭기는 교류증폭기 구성방법 중 가장 낮은 임피던스와 가장 높은 임피던스 범위를 가진다. 전류이득은 1보다 약간 작지만 전압이득이 크기 때문에 전력이득은 중간정도 값을 가진다. 베이스 공통 교류증폭기는 저주파 회로에서는 거의 사용되지 않으나 신호원이 매우 낮은 저항 출력을 가지는 고주파 응용에 적합하다.
1) 직류 등가회로의 형성
베이스 공통 교류증폭기에서 커패시터를 개방시키면 직류 등가회로를 얻을 수 있고 여기에서 필요한 직류 량을 결정할 수 있다.
2) 교류 등가회로의 형성
베이스 공통 회로에서 직류전원은 젒=지시키고 커패시터를 단락시키면 그림과 같은 교류 등가회로를 얻을 수 있다.
3) 교류 등가회로의 해석
베이스 공통 교류증폭기의 등가회로에서 트랜지스터를 r' _{e}모델로 대치하면 그림과 같은 교류 등가모델이 얻어진다. 이렇게 구해진 교류 등가모델을 해석하여 증폭기에 관련된 여러 가지 특성량 등을 계산할 수 있다.
전압이득
전압이득은 출력전압과 입력전압의 비로 정의되며 다음과 같이 계산된다.
참고 자료
없음