전자전기컴퓨터설계실험2 실험1 예비레포트

최초 등록일
2020.11.24
최종 저작일
2020.09
13페이지/파일확장자 어도비 PDF
가격 1,500원 할인쿠폰받기
판매자eust**** (본인인증회원)
다운로드
장바구니
자격시험 이용후기 이벤트

소개글

"전자전기컴퓨터설계실험2_실험1_예비레포트"에 대한 내용입니다.

목차

1. 실험 목적 및 원리
1) 실험 목적
2) 이론 배경

2. 사전 조사
1) TTL과 CMOS의 입력 및 출력 전압, 전류
2) Fan Out
3) 발광 다이오드(Light Emitting Diode )
4) 반가산기, 전가산기
5) 조합(Combinational) 회로와 순차(Sequential)회로

3. 실험 내용 및 예상 결과
1) [In-Lab 실습 01] LED
2) [In-Lab 실습 03] XOR GATE
3) [In-Lab 실습 04] 반가산기
4) [응용과제] 전가산기
5) 실험 장비 및 재료

4. 참고문헌

본문내용

1. 실험 소개
가. 실험 목적
TTL을 이용한 논리 회로 구성을 이해하고 다음과 같은 내용을 포함하여 실험 및 설계 능력
을 함양한다.
⚫ OR 게이트 논리 회로 실험
⚫ XOR 게이트 논리 회로 실험
⚫ 반가산기 회로 실험
⚫ 전가산기 회로 실험

나. 이론 배경
TTL(Transistor Transistor Logic)이란 다수의 트랜지스터에 의한 논리게이트를 내장한 Standard Logic IC로써 이를 이용하여 다양한 디지털 회로를 구현할 수 있다.

<중 략>

나. Fan Out
하나의 출력에 몇 개의 입력이 연결될 수 있는지를 나타내는 척도이며, IOH/IIH 혹은 IOL/ IIL 값을 가진다.
TTL, CMOS와 같은 Standard Logic IC는 출력단에 흐를 수 있는 전류의 크기가 제한되어 있기 때문에 Fan Out을 초과하여 Load가 연결되어 있을 경우 출력단의 회로가 손실될 수 있으며, 전압강하로 인해 출력 전압 레벨이 기준치를 유지하지 못할 경우에는 입력단으로 이어지는 신호의 논리상태를 보장할 수 없게 되기 때문에 Fan Out을 통해 연결 입력단 개수를 제한 할 필요가 있다. 일반적으로 TTL의 입력단에는 상당한 양의 전류가 흐르기 때문에 큰 Fan Out 값을 기대하기 어렵지만 CMOS는 입력단에 전류가 거의 흐르지 않기 때문에 비교적 자유롭게 입력단을
연결할 수 있다

참고 자료

http://ohmye.co.kr/web/ohmye/ETC/CMOS_TTL.pdf

자료문의

ㆍ이 자료에 대해 궁금한 점을 판매자에게 직접 문의 하실 수 있습니다.
ㆍ상업성 광고글, 욕설, 비방글, 내용 없는 글 등은 운영 방침에 따라 예고 없이 삭제될 수 있습니다.
ㆍ다운로드가 되지 않는 등 서비스 불편사항은 고객센터 1:1 문의하기를 이용해주세요.

판매자 정보

eust****
(본인인증회원)
회원 소개글이 없습니다.
판매지수
ㆍ판매 자료수
1
ㆍ전체 판매량
0
ㆍ최근 3개월 판매량
0
ㆍ자료후기 점수
받은후기없음
ㆍ자료문의 응답률
받은문의없음
판매자 정보
ㆍ학교정보
  • 비공개
ㆍ직장정보
  • 비공개
ㆍ자격증
  • 비공개
  • 위 정보 및 게시물 내용의 진실성에 대하여 해피캠퍼스는 보증하지 아니하며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
    위 정보 및 게시물 내용의 불법적 이용, 무단 전재·배포는 금지되어 있습니다.
    저작권침해, 명예훼손 등 분쟁요소 발견시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.

    찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

    더보기
    상세하단 배너
    우수 콘텐츠 서비스 품질인증 획득
    최근 본 자료더보기
    전자전기컴퓨터설계실험2 실험1 예비레포트