9주차 예비 - Multiplexer
- 최초 등록일
- 2020.10.01
- 최종 저작일
- 2015.03
- 6페이지/ 한컴오피스
- 가격 1,500원
목차
1. 실험제목
2. 실험목적
3. 실험이론
(1) 멀티플렉서(Multiplexer)
(2) 멀티플렉서를 이용한 논리회로
(3) 함수 발생(Function generation)
(4) 전가산기(Full adder)
(5) 전감산기(Full subtrator)
4. 실험 준비물
5. 실험
본문내용
실험제목 : Multiplexer
실험목적 : (1) 전가산기 구성을 위해 2개의 4입력 Multiplexer 사용을 익힌다.
(2) 2개의 4-입력 Multiplexer를 감산기로 사용하는 것을 익힌다.
실험이론
(1) 멀티플렉서(Multiplexer) : 멀티플렉서는 N개의 입력 데이터에서 1개의 입력만을 선택항 단일 channel로 전송하는 것을 말하고, Demultiplexer는 이와 반대의 동작을 한다. 멀티플랙서의 논리식은 다음과 같다. 이는 디코더와 유사하다.
Y`=` {bar{S(}} D _{0} {bar{A`B`}} `+`D _{1} {bar{A}} B`+D _{2} A {bar{B}} `+D _{3} AB)
또한 멀티플렉서는 데이터통신 시스템에서 특정의 데이터를 선정하기 위항 사용할수도 있으며 다수의 RAM, ROM을 이용하여 논리회로의 합성도 가능하다.
(2) 멀티플렉서를 이용한 논리회로 : XOR를 멀티플렉서로 구성하는 경우는 위의 식에서 S=0, =0, =1, D _{2}=1, =0으로 하면 아래와 같이 구성할 수 있다.
Y=1(0 BULLET {bar{A`B}} +1 BULLET {bar{A}} B+1 BULLET A {bar{B}} +0 BULLET AB)#
`````````````````````````````````````````````````````````````=` {bar{A}} B+A {bar{B}}
참고 자료
없음