[중앙대 아날로그및디지털회로설계실습] 설계실습8 (래치와 플립플롭) 결과보고서

지덕
개인인증판매자스토어
최초 등록일
2020.08.11
최종 저작일
2019.10
5페이지/한글파일 한컴오피스
가격 1,000원 할인쿠폰받기
다운로드
장바구니

목차

1. 서론
2. 설계실습 결과
3. 결론

본문내용

요약
: 이번실습에서는 RS latch와 RS flip-flop 회로를 구성해보고 입력에 따른 출력을 확인해봤다. RS latch를 NAND gate(74HC00)을 이용해 구성했고 정상 동작함을 확인했다. RS flip-flop을 NAND gate(TTL 7400), INVERTER(74HC04)을 이용해 구성했고 정상 동작함을 확인했다.

1. 서론
RS latch와 RS flip-flop 회로를 구성하여 동작해봄으로써 동작조건과 입력에 따른 출력을 확인했다.

2. 설계실습 결과
(1) RS latch
NAND gate를 이용해 구성한 RS latch 회로는 다음과 같다.
CLK, S, R 값에 따른 출력 Q, Q’값을 DMM을 이용해 측정하였고, 이 결과를 바탕으로 작성한 진리표는 다음과 같다.
참고로 여기서 0은 0V(LOW), 1은 5V(HIGH)를 의미한다.
이 진리표를 이용해 RS latch의 상태도를 그리면 다음과 같다.(CLK = 1 일 때)
예비보고서에서 작성한 상태도와 일치함을 확인 할 수 있다.
다음으로 PSPICE를 사용하여 RS latch 회로를 구현하여 동작시켜본 결과는 다음과 같다.(CLK = 1 일 때)
Simulation 결과와 실제 실험결과가 같음을 확인할 수 있다.

참고 자료

없음
지덕
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

더보기
최근 본 자료더보기
  • 뮤지컬 베토벤
  • 프레시홍 - 주꾸미
  • 프레시홍 - 주꾸미
[중앙대 아날로그및디지털회로설계실습] 설계실습8 (래치와 플립플롭) 결과보고서