부경대 컴퓨터구조 Relatively Simple CPU 설계, RS-CPU Simulator 과제
- 최초 등록일
- 2020.07.23
- 최종 저작일
- 2019.02
- 9페이지/ 한컴오피스
- 가격 5,000원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
소개글
"부경대 컴퓨터구조 Relatively Simple CPU 설계, RS-CPU Simulator 과제 "에 대한 내용입니다.
목차
1. Relatively Simple CPU 의 구성
2. Relatively Simple CPU 의 프로그램 작성 예
3. 명령어 인출 과정과 작성한 명령어의 실행
1) LDAC 명렁어
2) MVAC 명령어
3) ADD 명령어
4) STAC 명령어
4. 작성한 프로그램의 실행 결과
본문내용
1. Relatively Simple CPU 의 구성
위 CPU의 ISA에 다음 세 가지 레지스터의 기능은 이렇다.
AC : Accumulator으로, 8비트 누산기로 구성되어 있다. 산술 및 논리 연산의 결과를 입력 받아서 그 명령어의 두 개의 피연산자 중 하나의 피연산자를 제공한다. 데이터를 메모리에서 적재 받으면 누산기로 이동한다. 메모리에 저장되는 데이터 또한 AC, 8 비트 누산기로부터 받는다.
R : General Puprose Register으로, 범용레지스터이다. 2가지 피연산자를 가지는 산술/논 리 명령에서 두 번째 피연산자를 제공한다. 누산기가 사용할 임시 데이터를 저장하 기도 한다.
Z : Zero Flag이며, 산술/논리 명령어가 실행될 때 값이 설정된다.
또한, 다음과 같은 레지스터를 가진다.
AR : Adress Register으로, 참조할 메모리 주소를 기억한다.
PC : Program Counter으로, 다음에 실행할 작업의 주소를 기억한다.
DR : Data Register으로, Memory Buffer Register(MBR)이라고도 한다. 연산에 사용될 데이터를 기억한다.
TR : Temporary Register으로, CPU가 연산을 실행해 나가는 과정에서 데이터를 임시적으로 보관해 두기 위한 레지스터 이다.
2. Relatively Simple CPU 의 프로그램 작성 예
Relatively Simple CPU를 이용하여 2씩 증가하는 수열을 계산하는 프로그램을 테스트해보고자 한다. 프로그램의 흐름은 다음과 같다.
참고 자료
없음