BJT 1단 증폭기의 설계 및 실험
- 최초 등록일
- 2020.07.01
- 최종 저작일
- 2020.05
- 12페이지/ MS 워드
- 가격 1,500원
목차
1. CE증폭기 실습
2. CB증폭기 실습
3. CC증폭기(Emitter follower) 실습
본문내용
1. CE증폭기 실습
1) [그림6.4]와 같이 설계한 CE증폭기 회로를 구성하고, V_(P-P)=20mV 이고 주파수가 10kHz인 정현파를 인가하여 출력 신호를 확인하고 이득을 구하라. 파형의 왜곡이 최소가 되도록 바이어스를 잘 설정하여야 한다.
CE증폭기의 경우에는 sig 저항 50Ω을 넣지 않았는데, 함수발생기 50Ω을 고려할 시에는 전체 저항 값을 10배 높여주면〖 V〗_C=6.3V에서 잘 작동하는 것을 확인하였습니다.
파형은 밑에 도시하였습니다.
전압 증폭률 = 90배, 90×20mV(p-p)=1.8V이므로
Swing 폭 범위6.6<(V_OUT=7.5)<8.4 이며, Simulation 과정에서 일어난 범위는 다음과 같습니다. 6.702<〖(V〗_OUT=7.573)<8.42 따라서 증폭률을 만족하는 설계임을 알 수 있습니다.
∴ (전압 이득A_V= - 87.1)
2) R_B1과 R_B2의 크기와 CE증폭기의 전압 이득의 관계에 대해 설명하라.
Base단에 걸리는 전압V_B는 R_B1와 R_B2의 전압 분배에 대해서 결정되어집니다. 만약 가 R_B1와 R_B2의 값이 매우 큰 값이라면, R_c에 걸리는 전압의 합이 상대적으로 적어져서, 큰 신호의 Swing이 일어날 경우 신호의 왜곡이 발생하게 됩니다.
또한 R_B1와 R_B2의 값이 매우 작은 값이라면, 상대적으로 Base단에 흐르는 전류의 양은 많아 질것이고, 이는 Emitter 단의 전류가 β의 변화에 민감 해진다는 것을 뜻합니다. 따라서 전압이득은 β에 관한 식이 되어 이상적인 증폭 Swing을 만들어 낼 수 없습니다.
3) C_E의 역할에 대해 설명하라.
Emitter단의 Capacitor는 Bypass 커패시터로써 AC해석 시에 모든 AC전류를 C_E쪽으로 흐르게 하는 역할을 합니다.R_E1과 R_E2를 분리해주는 역할을 하게 되는데, 즉 DC에서는 R_E=100Ω, AC에서는 R_E2를 동작하지 않는 저항(open)으로 만들어 주어서 R_E=19Ω으로 동작
참고 자료
없음