아주대학교 전자회로실험 실험7 Output stage회로 결과보고서
- 최초 등록일
- 2020.05.30
- 최종 저작일
- 2017.06
- 6페이지/ 한컴오피스
- 가격 1,500원
소개글
"아주대학교 전자회로실험 실험7 Output stage회로 결과보고서"에 대한 내용입니다.
목차
1. 실험목적
2. 실험부품 및 datasheet
3. 실험결과
4. 고찰
5. 참조
본문내용
실험 7. Output Stage
1. 실험목적
- Class-A Output Stage, Class-B Output Stage, Class-AB Output Stage 회로에 대해 알고 동작 특성을 이해한다.
3. 실험결과
1) Class_A Output Stage 검증
DC Bias: a) 입력노드 S를 Ground로 연결하고 노드 B에 부하저항을 연결하지 않으며 Supply는 5V이다.
b) A~F 노드의 전압을 측정하고 Q1의 전류를 구한다.
Signal Operation:
a) R2=10k, load RL=10k으로 구성하고 입력 노드 S에 0.1, 1kHz 삼각파형을 인가한다.
b) Oscillloscope를 이용하여 노드 S,A,B의 전압을 측정한다. S to B 전압 이득과 A to B 전압이득을 구한다.
c) 입력 amplitude를 증가시키면서, 입력 S와 출력 B의 peak전압을 측정한다.
d) 측정결과를 이용하여 입력과 출력 전압의 관계를 그래프로 그린다. 출력이 포화될 때의 입력과 출력 전압을 표시한다.
실험결과를 보면 , 가 모두 active region 에서 동작하는 것을 각 node 의 전압(, )을 측정하여 알 수 있다. 이를 통해 Class-A Output stage 의 회로가 정상적으로 동작하고 있는 것을 알 수 있다. 트랜지스터에 흐르는 전류도 에 대한 식을 만족시킨다.
Class-A Output stage 의 Signal Operation 구성은 DC Bias 회로에서 의 Base 단의 입력노트 S에 0.1Vpp, 1kHz 삼각파형을 인가하고 과 사이에 Load 저항 을 추가하여 구성한다. 이후 오실로스코프를 이용하여 Node S,A,B의 전압을 측정하고 , S to B 전압이득, A to B 전압이득을 구한다. 그리고 입력의 진폭을 증가시키면서, 입력 S와 출력 B의 peak 전압을 측정하고, 이를 입력과 출력 전압의 관계를 그래프로 나타낸다.
참고 자료
실험 7. Output stage 회로 강의노트 실험이론 참조
Microelectronics 2nd edition, Behzad Razavi, WILEY, 2012. 실험이론 참조
www.datasheet.co.kr : npn BJT(2N2222 or 2N3904) pnp BJT(2N2907 or 2N3906) datasheet 참조