• 파일시티 이벤트
  • LF몰 이벤트
  • 캠퍼스북
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

[제어공학실험] 가산기회로

*민*
개인인증판매자스토어
최초 등록일
2020.04.06
최종 저작일
2020.01
9페이지/한글파일 한컴오피스
가격 1,500원 할인쿠폰받기
다운로드
장바구니

목차

1. 실험목적
2. 기본이론
3. 실험회로
4. 사용기기 및 재료
5. 실험순서 및 결과

본문내용

실험목적
: 연산증폭기를 이용한 2입력 가산기 회로의 동작을 이해한다.

관련이론
1. 가산기 회로
가산기 회로는 2개 이상의 신호전압을 대수합 또는 차를 얻는 회로로 공업계측 기술이나 제어회로에 많이 이용된다. 가령 프로세서 공업계기의 신호가 4~20[mA]이나 이것을 수신하여 0~10[V]의 신호로 변환시키고자 할 경우가 있다. 4~20[mA]의 신호를 250[]의 저항에 흘리면 전압강하로서 1~5[V]의 신호전압을 얻을 수 있으며, 이 전압에서 1[V]의 전압을 감산하면 0~4[V]가 된다. 다시 이 전압을 2.5배로 증폭하면 0~10[V]의 신호전압을 얻을 수 있을 경우 가산기 회로의 응용을 생각할 수가 있다. 가산 및 감산할 진호전압의 양은 몇 개가 있더라도 전부 저항을 통하여 병렬로 연결하면 되며, 입력 신호전압의 기준점은 회로에 의해 공통으로 접지점이 구성되어야 한다.

2. 비반전 증폭기
그림 2.2는 비반전 증폭회로를 나타낸 것이다. 회로에서 R2에 흐르는 전류를, i2 R1에 흐르는 전류를 i1이라 했을 때, 이며, 이것은 OP-AMP의 내부 임피던스가 매우 크기 때문이다.
S점의 전위는 Vin-Vs 이고, OP-AMP의 전압이득을 라 하면, 이고 의 증폭률이 무한대 이므로, 이다.

3. 반전증폭기
그림 2.3는 반전 증폭회로를 나타낸 것이다. 회로에서 R2에 흐르는 전류를, i2 R1에 흐르는 전류를 i1이라 했을 때, 이며, 이것은 OP-AMP의 내부 임피던스가 매우 크기 때문이다.

5.4의 회로는 전압폴로워와 반전가산기를 연결한 것이다. 따라서 V1과 V2의 전압이 동일하기 때문에, 예상되는 출력 Vo는 –V1이 된다. V1에 1가 인가 되었으므로, Vo는 -1가 될 것이다. 여기서 V1의 주파수를 1[Hz]~10[kHz]까지 변화를 주어 실험하였을 때, 실험결과(오실로스코프)와 Pspice 시뮬레이션의 결과 모두 -1로 동일하였다.

참고 자료

없음
*민*
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

  • 한글파일 [제어공학실험]가산회로(ADDER) 8페이지
    제어공학실험1 실험 2. 가산회로(ADDER) 1. ... 제어계측을 전공으로 하는 공학도로써 특성들을 제대로 숙지하여 능숙하게 사용할 ... 실험목적 - 연산증폭기를 이용한 가산회로의 출력파형을 확인하고 회로
  • 워드파일 Voltage Adder 13페이지
    제어공학실험 제목 : 가산기(Voltage Adder)회로 목차 1 . ... 이와 같은 가산기는 제어공학에서는 그림 2.2와 같은 블록선도의 가산기로 ... 실험순서 및 결과 실험 2.가산회로(Voltage Adder) 1.
  • 한글파일 6장 가산기와 ALU 그리고 조합논리회로 응용 예비 9페이지
    디지털공학실험 ? ... 6장, 가산기와 ALU 조합논리회로 응용 예비보고서 1. 실험목적 가. ... 반가산기와 전가산기의 설계를 통해 조합논리회로의 설계방법을 공부한다.
  • 한글파일 9주차 예비 - Multiplexer 6페이지
    기초회로실험1 전자공학부 9주차 실험제목 : Multiplexer 실험목적 ... 가능하다. (4) 전가산기(Full adder) : 74LS153은 전가산기를 ... : (1) 전가산기 구성을 위해 2개의 4입력 Multiplexer 사용을
  • 한글파일 (A+/이론/예상결과/고찰) 아주대 전자회로실험 예비보고서1 6페이지
    학 부: 전자공학부 제출일: 과목명: 전자회로실험 교수명: 조교명: 분 반 ... 가산기는 반전 op-amp의 변형된 회로이다. ... 실험 2) 비반전 연산증폭기 (실험2의 회로구성) (실험2의 예상결과)R
더보기
최근 본 자료더보기
탑툰 이벤트
[제어공학실험] 가산기회로
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업