[논리회로] 비동기회로
- 최초 등록일
- 2003.08.14
- 최종 저작일
- 2003.08
- 7페이지/
한컴오피스
- 가격 1,000원

소개글
실험결과 파형 회로도는 물론 고찰까지 있습니다.
목차
기본이론
실험
본문내용
Flip Flop이나 이와 다른 별도의 메모리 소자가 없는 단지 게이트만으로도 비동기회로를 구성할 수가 있다. 예를 들면, 점선으로 그려진 박스 내에 지연소자가 있는 다음 회로를 생각해 보자. OR-게이트 출력에서 AND케이트 입력으로 두 개의 피드백 경로가 있음을 유의하자. 이들 피드백 경로에 있는 두 상태변수 Q1과 Q2에 관심을 두기로 하자. 회로의 각 게이트는 게이트와 관련된 약간의 지연 값을 갖는다. 즉, 출력은 게이트 입력이 변화된 다음 약간의 시간이 지난 다음에 발생된다. 해석을 하기 위해서 피드백 경로와 관련된 모든 지연 값을 "delay"로 표기된 단일 박스에 집어넣는 것이 편리하다. 여기에서 상태변수는 각 지연소자 출력과 관계가 있다. 주어진 어떤 임의의 지연소자 입력이 0(또는 1)이 된다. 그렇게 되면 지연소자 입력은 지연소자 출력의 다음 상태를 나타내고 Q1 출력을 갖는 지연 소자가 Q1+로 표기된 입력을 갖는다.
회로에서 각각의 상태변수는 각 지연소자 출력과 관계가 있으며 Q1+, Q2+ Z는 다음과 같이 정할 수 있다.
Q1+ = X1/X2 + /X1X2Q2 + X2Q1/Q2
Q2+ = /X1X2/Q1 + X1Q2 + X2Q2
Z = X1 Q1 Q2
참고 자료
없음