• LF몰 이벤트
  • 파일시티 이벤트
  • 캠퍼스북
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

12장 JFET 특성 예비보고서

dooroomoong
개인인증판매자스토어
최초 등록일
2019.12.22
최종 저작일
2019.04
5페이지/워드파일 MS 워드
가격 1,500원 할인쿠폰받기
다운로드
장바구니

목차

1. 실험에 관련된 이론
2. 실험회로 및 시뮬레이션 결과
3. 실험방법 및 유의사항
4. 참고문헌

본문내용

실험에 관련된 이론
- JFET (Junction Field-Effect Transistor)의 원리와 구성

접합 게이트 전계 효과 트랜지스터, JFET(Junction Field-Effect Transistor)은 3단자 Unipolar 반도체소자로서 제어(게이트)전압에 의해 역방향 바이어스 된 p-n접합의 공핍폭을 변화시키는 소자이다.
즉, 전압가변성인 접합의 공핍영역폭이 전도성 Channel의 유효단면적을 제어하여 전류의 흐름을 조절하는 것이다. 예를 들어 Gate 전압, VG(VGS)가 감소하면 Source와 Gate사이의 Reverse Bias가 증가하고 W(공핍층)의 폭이 증가하게 된다. 그로 인해 Channel의 폭이 감소하고 ID가 증가하게 된다. N-type의 JFET에서 3개의 단자는 N형영역으로서 전자가 흘러나오는 channel의 끝부분인 Source와 흘러나온 전자가 들어가는 끝인 Drain(그러므로 전류의 방향: Drain -> Source), 마지막으로 P형 영역인 Gate로 이루어지며 이 단자들은 각각 BJT의 Emitter, Collector, Base와 연관지어 비교할 수 있다.

참고 자료

G. Streetman, “고체전자공학”, Pearson, 7th Edition, 2016, pp.279-289
https://www.electronics-tutorials.ws/transistor/tran_5.html
https://en.wikipedia.org/wiki/JFET
https://mathphysics.tistory.com/474
dooroomoong
판매자 유형Silver개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

더보기
최근 본 자료더보기
탑툰 이벤트
12장 JFET 특성 예비보고서
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업