평가점수A

울산대학교 전자실험예비23 디지털 조합 논리회로와 순서 논리회로

저작시기 2018.10 |등록일 2019.10.18 한글파일한컴오피스 (hwp) | 1페이지 | 가격 1,000원
다운로드
장바구니관심자료
상세신규 배너

목차

1. 실험목적
2. 이론
3. 시뮬레이션 값

본문내용

1. 실험목적
조합회로와 논리회로를 구현해보고 동작원리를 확인한다.

2. 이론
조합회로는 입력과 출력을 가진 논리 게이트들의 집합으로서 출력의 값은 입력한 값 0과 1의 조합에 의해 결정된다. 따라서 이 회로는 기억 능력이 없다는 것이 특징이다. 조합 회로의 소자로는 게이트 그 자체가 기본이고 반가산기, 전가산기, 감산기 종류, 디코더, 멀티플렉서 등이 있다. 조합 논리 소자란 적어도 하나 이상의 출력 채널과 두 개 이상의 입력 채널을 가지면, 입출력 모두 이산 상태의 값을 가지고 있고, 또한 각 출력 채널의 상태는 동시에 입력되는 입력 채널의 상태에 의해서 결정되는 장치이다.

참고 자료

없음

판매자에게 문의하기 최근 구매한 회원 학교정보 보기

ㆍ다운로드가 되지 않는 등 서비스 불편사항은 고객센터 1:1 문의하기를 이용해주세요.
ㆍ이 자료에 대해 궁금한 점을 판매자에게 직접 문의 하실 수 있습니다.
ㆍ상업성 광고글, 욕설, 비방글, 내용 없는 글 등은 운영 방침에 따라 예고 없이 삭제될 수 있습니다.

문의하기

판매자 정보

위 정보 및 게시물 내용의 진실성에 대하여 해피캠퍼스는 보증하지 아니하며,
해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
위 정보 및 게시물 내용의 불법적 이용, 무단 전재·배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁요소 발견시 고객센터의 저작권침해 저작권침해 신고센터를 이용해 주시기 바랍니다.

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

더보기
상세하단 배너
우수 콘텐츠 서비스 품질인증 획득
최근 본 자료더보기
울산대학교 전자실험예비23 디지털 조합 논리회로와 순서 논리회로
페이지
만족도 조사

페이지 사용에 불편하신 점이 있으십니까?

의견 보내기