전자회로실험1 예비보고서 JFET 바이어스 회로
- 최초 등록일
- 2019.09.29
- 최종 저작일
- 2019.03
- 5페이지/ MS 워드
- 가격 1,000원
목차
I. 실험에 관련된 이론
1. 고정 바이어스 회로
2. 자기 바이어스 회로
3. 전압분배 바이어스 JFET 증폭회로
II. 실험회로 및 시뮬레이션 결과
1. 고정 바이어스 회로
2. 자기 바이어스 회로
3. 전압 분배기 바이어스 회로
본문내용
* 실험에 관련된 이론
1. 고정 바이어스 회로
소자와는 관계없는 일정한 바이어스 전압, 전류를 얻는 방법이다.
Gate Bias라 부르며 단점이 많은 회로이다.
동작점은 독립적인 DC 공급기에 의해 설정된 VGS에서 수직선과 Shockley 방정식에 의한
전달곡선의 교차점으로 구할 수 있다.
2. 자기 바이어스 회로
JFET에서 흔히 쓰이는 구조로써 자체의 전류나 전압을 가지고 바이어스 전압, 전류를 얻는 방법이다.
VGS는 n-채널은 (-), p-채널은 (+)이고, 저항 RG는 바이어스에 영향을 미치지 않고
증폭기 응용시 접지로부터 교류신호를 분리할 때 사용한다.
동작점은 ID와 VGS에 결정된 점과 원점을 지나는 바이어스 선의 교차점으로 구할 수 있다.
3. 전압분배 바이어스 JFET 증폭회로
자기 바이어스와 동일한 동작으로 R1과 R2에는 G-S 접합간의 역방향 바이어스를 위해 VDD가 적절하게 분배된다.
저항을 직렬접속 후 전압을 가하면, 각 저항에는 저항의 크기에 비례하는 전압이 걸리며,
일반적으로 FET에서는 잘 사용되지 않는다.
동작점은 전달특성 곡선으로부터 결정이 가능하다.
* 실험회로 및 시뮬레이션 결과
1. 고정 바이어스 회로
고정 바이어스 회로에서는 VGS가 독립된 직류 전원에 의해 결정된다. VGS가 상수임을 나타내는 수직선이 Shockley 방정식으로 표현되는 전달 특성곡선과 만나게 된다.
참고 자료
없음