• LF몰 이벤트
  • 캠퍼스북
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

인하대 전자공학과 VLSI inverter magic layout 및 hspice simulation

*솔*
개인인증판매자스토어
최초 등록일
2019.06.22
최종 저작일
2019.03
7페이지/워드파일 MS 워드
가격 2,000원 할인쿠폰받기
다운로드
장바구니

목차

Ⅰ. 실습 이론
1. 설계 단계 (Inverter)
2. Transistor Level에서의 동작 원리
3. Layout

Ⅱ. 실습내용
1. Layout
2. Hspice
3. 직접 손으로 작성한 netlist 파일 & dc, tran시뮬레이션

Ⅲ. 고찰
1. 각 layer에 대한 설명
2. Inverter의 이상적인 pMOS와 nMOS의 비율
3. Process에 의한 공정 fff,sss,ttt corner에 대한 차이점 분석

본문내용

1. 설계 단계 (Inverter)
(1) Gate Level : Logic Design (2) Transistor Level : Schematic Design (3) Layout Design

2. Transistor Level에서의 동작 원리
(1) 기본적으로 Supply쪽엔 pMOS, ground 쪽엔 nMOS를 배치한다. ( 그렇지 않으면 static current가 흐를 수 있다.)
(2) 따라서 logic operation을 결정하는 것은 nMOS라고 볼 수 있다.
(3) Voltage(전압) 구동 방식
(4) 예를 들어 왼쪽의 그림과 같이 A(input)에 0이 들어가게 되면 nMOS는 OFF되어 동작하지 않게 되고, pMOS는 ON이 되어 Vdd가 그대로 output으로 나오게 된다.

3. Layout
(1) nMOS 구조 : P-sub / N+diffusion / Oxide / Poly Silicon
(2) pMOS 구조 : P-sub / P+diffustion / Poly Silicon

참고 자료

없음

자료후기(1)

*솔*
판매자 유형Silver개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우
최근 본 자료더보기
탑툰 이벤트
인하대 전자공학과 VLSI inverter magic layout 및 hspice simulation
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업