[Ayeun] 마이크로프로세서응용 9주차 예비보고서 마프(ADC)
- 최초 등록일
- 2018.12.22
- 최종 저작일
- 2018.11
- 14페이지/ 한컴오피스
- 가격 1,000원
목차
1. ADC란 (Analog to Digital Converter)
2. ADC 변환 과정
3. 관련 이론 및 내부 구성도
4. ADMUX, ADCSRA, ADCH&ADCL 레지스터 조사
본문내용
#ADC란 (Analog to Digital Converter)
- Analog-to-digital converter의 약자이다.
- 아날로그 전기량(주로 아날로그 전압)을 디지털 전기신호로 변환하는 기기나 소자이다.
- AD변환기는 디지털 전압계와 데이터 집록처리장치에 가장 많이 사용되고, 사용목적에 따라 사양이나 성능이 다르다.
- AD 변환기의 성능을 비교할 때의 주된 항목은 변환속도, 분해능력, 안정도, 감도, 확도, 직선성, 잡음 제거율이다.
- 이들의 성능은 서로 연관될 뿐 아니라 서로 모순된 것을 내포하고 있기 때문에 1차원적인 비교를 하지 않도록 주의해야 한다.
- 방식상 크게 다른 것은 적분형과 비적분형인데 더 나누면 다음과 같다.
① 적분방식 : 전압-주파수 변환방식, 전압-시간 변환방식, 디지털 펄스 방식
② 귀환 비교방식 : 축차 비교방식, 추종 비교방식, 재순환 비교방식, 램프형 비교방식,
③ 무귀환 비교방식 : 종속 비교방식, 병렬 비교방식, 직렬 비교방식
④ 복합방식 : V-F, V-T복합방식, 다이내믹 스케일 스프레드 방식, 포텐셜 메트릭 방식, 3권선차 자계방식,
⑤ 비직선 AD 변환방식
#ADC 변환 과정
위 그림은 아주 간단하게 표현된 ADC의 동작 과정이다.
아날로그 신호가 들어와서, 결국 0과1로 구성된 디지털 신호로 바뀌게 된다.
- 위 그림에서 그래프를 x, y축이라 보면, x축에서(시간 축에서) 신호를 나누는 것이 sampling, y축에서(전압 축에서) 신호를 나누는 것이 quantization이라고 생각할 수 있다.
(b)Sampling(표본화)
위 그림은 sampling을 나타낸 것이다.
- Sampling clock의 주기가 짧을수록(주파수가 높을수록) 원래 파형과 비슷하게 됨을 알 수 있다.
- 반면 데이터의 양이 너무 많아져 처리하기 곤란할 수 있다는 단점이 되기도 한다.
참고 자료
없음