[mahobife]디지털회로실험 가산기와 감산기 회로 예비보고서입니다.

최초 등록일
2017.10.09
최종 저작일
2010.11
9페이지/한글파일 한컴오피스
가격 900원 할인쿠폰받기
판매자han******* 4회 판매
다운로드
장바구니

소개글

1. 가산기 회로 설계 및 실험
2. 감산기 회로 설계 및 실험
3. BCD 가산기 회로 설계 및 실험
4. 가산회로와 감산회로의 조함
5. 제어신호에 의한 가산기와 감산기 동작

디지털회로개론실험의 가산기, 감산기, 가감산기 회로 실험 예비보고서입니다.

그 밖에도 mahobife로 검색하시면

다양한 보고서나 ppt, 자기소개서, 공부법, 장학신청서, 독후감 등 다양하고 높은 질의 자료를 보실 수 있어요!~♡

목차

Ⅰ. 목적

Ⅱ. 이론
1. 가산기
가. 반가산기(HA : Half Adder)
나. 전가산기(FA : Full Adder)
다. 병렬 가산기(riffle carry adder)
2. 감산기
가. 반감산기
나. 전감산기
다. 병렬 감산기
라. 1의 보수를 이용한 감산기
3. 가산기, 감산기 응용회로
가. BCD 가산기
라. 가/감산기

Ⅲ. 준비물 및 실험방법
1. 준비물
2. 실험방법

Ⅳ. 참고문헌

본문내용

● 음수의 표현
-> +9 : 00001001-9 : 10001001 (signed magnitude representation)-9 : 11110111 (signed 2s complement representation)
=> 9를 2의 보수로 취한 것을 -9로 생각한다

● 1의 보수
-> N : 전체 2진 숫자
-> n : 10진 숫자를 2진수로 썼을 때 총 자리수
=>
-> : 1다음에 n개의 0이 있는 2진수가 된다.
-> : n개의 1이 있는 2진수
=> 결국 모든 자리수의 숫자를 뒤집어주면 1의 보수이다.

● 1의 보수를 이용한 뺄셈
-> A-B를 구하고 싶다.(A, B는 같은 자리의 이진수)
-> A+(B의 1의 보수)를 계산한다.
-> 자리올림이 발생하면 자리올림수를 최하위 비트에 더하고 “양수”이다.
-> 자리올림이 발생하지 않으면 결과값에 다시 1의 보수를 취하고 “음수”이다.
● 2의 보수
=> ( 일 때만 성립. 이면 2의 보수는 0)
=> 1의 보수를 구하고 1을 더해주면 된다.
=> 젤 오른쪽 0들은 놔두고 그 다음의 1도 한 개만 놔두고 나머지는 보수로 취하면 2의 보수이다.

참고 자료

김태영 교수님 (2010). 디지털회로개론 강의 자료
이기학, 이상훈, 백주기 (2007). 디지털 논리회로 설계와 실험-개정판. 파주: 성안당

자료후기(1)

자료문의

ㆍ이 자료에 대해 궁금한 점을 판매자에게 직접 문의 하실 수 있습니다.
ㆍ상업성 광고글, 욕설, 비방글, 내용 없는 글 등은 운영 방침에 따라 예고 없이 삭제될 수 있습니다.
ㆍ다운로드가 되지 않는 등 서비스 불편사항은 고객센터 1:1 문의하기를 이용해주세요.

판매자 정보

han*******
회원 소개글이 없습니다.
판매지수
ㆍ판매 자료수
62
ㆍ전체 판매량
258
ㆍ최근 3개월 판매량
31
ㆍ자료후기 점수
평균 A
ㆍ자료문의 응답률
100%
판매자 정보
ㆍ학교정보
  • 비공개
ㆍ직장정보
  • 비공개
ㆍ자격증
  • 비공개
  • 위 정보 및 게시물 내용의 진실성에 대하여 해피캠퍼스는 보증하지 아니하며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
    위 정보 및 게시물 내용의 불법적 이용, 무단 전재·배포는 금지되어 있습니다.
    저작권침해, 명예훼손 등 분쟁요소 발견시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.

    찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

    • 한글파일 [mahobife]디지털회로실험 가산기와 감산기 회로 결과보고서입니다. 7페이지
      7. 가산기감산기 회로 6. BCD 검출 회로 결과보고서 조교님 ... 실험 2. 감산기 회로 설계 및 실험 3. BCD 가산기 회로 설계 및 ... 실험 4. 가산회로감산회로의 조함 5. 제어신호에 의한 가산기
    • 한글파일 [디지털 논리회로 실험] 7장. 가산기와 감산기 결과레포트 2페이지
      논리회로실험 A 결과 7장 가산기감산기 5조 이름 학번 실험일 ... 전가산기 회로 다음 전가산기 회로를 결선하고, 출력 S와 C _{a}을 ... 0 1 1 1 - 측정결과에 대한 검토 및 고찰 내용 - 전가산기
    • 한글파일 7. 가산기감산기예비보고서 3페이지
      전자 회로 실험 Ⅱ OP-Amp 실험 회로 가산기/감산기 예비 보고서 ... ) 가 되어 V1과 V2의 전압이 음이냐 양이냐에 따라서 가산기가 되기도 하고 감산기가 되기도 한다. ... 1. 실험 목적 아날로그 가산기에 대한 회로 동작을 습득한다. 2. 실험
    • 한글파일 회로실험I 예비보고서 - 반가산기와 전가산기 3페이지
      회로실험I 6주차 예비보고서 실험 6. 반가산기전가산기 목적 ? 반가산기 ... 회로반가산기라 함 전가산기(Full Adder) - A, B 두 ... 와 전가산기의 원리를 이해한다. ? 가산기를 이용한 논리회로의 구성
    • 한글파일 회로실험I 결과보고서 - 반가산기와 전가산기 6페이지
      회로실험I 7주차 결과보고서 실험 6. 반가산기전가산기 실험 준비 ... ) 다음은 감산기 회로이다. 회로를 구성하고 진리표를 작성하라. X Y B D ... 감산기 회로이다. 회로를 구성하여 진리표를 작성하라. X Y Bn-1
    • 워드파일 논리회로설계실험 반가산기 전가산기설계 예비보고서 7페이지
      논리회로설계 실험 예비보고서 #2 실험 2. 조합 회로 설계-반가산기 ... *************> “02_조합회로+설계+-+반가산기+_+전가산기 ... . 예비 이론 반가산기(Half adder) 반가산기(Half adder
    • 파워포인트파일 디지틀 논리회로 실험6 가산기와 감산기 13페이지
      실험 6. 가산기감산기 실험 목적 실험목적 반가산기전가산기 ... 결과분석 및 결론 먼저 반가산기전가산기를 구성해보았고 감산기전가산기 ... 가산기 회로 2 의 보수를 이용한 2 진 4bit 감산기전가산기
    더보기
    상세하단 배너
    우수 콘텐츠 서비스 품질인증 획득
    최근 본 자료더보기
    [mahobife]디지털회로실험 가산기와 감산기 회로 예비보고서입니다.