차동 증폭기 회로 예비보고서
- 최초 등록일
- 2016.12.15
- 최종 저작일
- 2016.11
- 10페이지/ MS 워드
- 가격 1,000원
목차
1. 실험에 관련된 이론
2. 실험회로 및 시뮬레이션 결과
3. 참고문헌
본문내용
실험에 관련된 이론
차동 증폭기(differential amplifier)란?
아날로그 집적회로(IC: integrated circuit)를 구성하 는 기본적인 기능 블록으로서 연산 증폭기와 비교기 IC의 입력단으로 사용된다. 차동 증폭기는 두 개의 입력단자와 한 개 또는 두 개의 출력단자를 가지면, 두 입력신호의 차를 증폭하는 기능을 갖는다.
BJT 차동증폭기
두 개의 NPN 트랜지스터 Q1, Q2가 이미터 결합 차동쌍을 구성하고 있으며, 이 트랜지스터 들은 정전류원 IEE에 의해 선형영역으로 바이어스되어 있음. 차동쌍을 구성하는 두 트랜지스터는 특성이 정합(matched)되었다고 가정. 정전류원의 출력저항 RO는 클수록 바람직하며, 여기서는 RO=∞인 이상적인 정전류원을 가정. 입력: VI1, VI2 출력: VC1, VC2
참고 자료
http://web.yonsei.ac.kr/hgjung/Lectures/ENE301/7-B%20%EC%B0%A8%EB%8F%99%20%EC%A6%9D%ED%8F%AD%EA%B8%B0.pdf