전자회로 실험 보고서-연산 증폭기

최초 등록일
2016.11.09
최종 저작일
2016.10
8페이지/한글파일 한컴오피스
가격 2,000원 할인쿠폰받기
판매자yunso**** 2회 판매
다운로드
장바구니

* 본 문서는 한글 2005 이상 버전에서 작성된 문서입니다. 한글 2002 이하 프로그램에서는 열어볼 수 없으니, 한글 뷰어프로그램(한글 2005 이상)을 설치하신 후 확인해주시기 바랍니다.

소개글

사이텍미디어-전자회로실험
연산증폭기 실험 만점 받은 보고서 입니다.

목차

1. 실험1 반전증폭기
2. 실험2 비반전 증폭기
3. 실험3 전압-전류 변환기
4. 실험4. 전류-전압 변환기

본문내용

실험1. 반전증폭기

(중략)

첫 번째로 실험한 반전증폭기 회로는 위와 같다. 비반전 단자는 접지에 묶여있고 입력은 반전단자에 들어오는 회로로, 입력신호와 극성이 반대인 출력신호를 내어준다. 즉, 입력신호와 출력신호의 위상차가 180°가 될 것임을 알 수 있다. ‘반전증폭기’라는 이름이 붙은 이유이다.

반전 증폭기의 출력

위 회로도에서 알 수 있듯이, 반전 단자에 feedback이 걸려있으므로 반전단자의 전위와 비반전 단자의 전위가 같아진다고 하는 현상, imaginary short에 의해 과 가 만나는 노드의 전압은 비반전 입력단이 접지에 연결되어 있으므로, 즉 비반전 입력단의 전위가 0V이므로 0V임을 알 수 있다.

또한, 위 회로도에서 전류의 흐름을 알아보기 위해 전압원에서 을 지나는 전류를 , 반전 단자가 묶여있는 노드에서 를 지나는 전류를 , 같은 노드에서 반전 단자로 흐르는 전류를 라고 하자. 과 가 만나는 노드에서 KCL식은 = + 이다.
이때 이상적인 증폭기라고 가정하면, 증폭기의 반전 단자 쪽만을 바라볼 때의 저항은 ∞이므로, 를 무시할 수 있다. 그러므로 위 KCL식은 = 로 축약된다.

(중략)

실험과정

실험1은 를 1KΩ으로 두고, 을 바꿔가며 그때마다의 입/출력을 관찰하는 실험이었다. 주어진 회로도를 따라 브레드 보드에 회로를 구성하고, function generator를 1kHz 정현파로 설정하고 오실로스코프로 입력파형을 관찰하며, digital multimeter로 출력전압을 측정하였다.

이때 실험의 제한조건으로 function generator의 amplitude는 출력 파형을 보면서 정현파의 모양이 왜곡되기 바로직전까지의 최대 amplitude로 맞춰야 했다. 즉 포화영역 직전의 최대 전압을 인가해야했다.

참고 자료

없음

자료문의

ㆍ이 자료에 대해 궁금한 점을 판매자에게 직접 문의 하실 수 있습니다.
ㆍ상업성 광고글, 욕설, 비방글, 내용 없는 글 등은 운영 방침에 따라 예고 없이 삭제될 수 있습니다.
ㆍ다운로드가 되지 않는 등 서비스 불편사항은 고객센터 1:1 문의하기를 이용해주세요.

판매자 정보

yunso****
회원 소개글이 없습니다.
판매지수
ㆍ판매 자료수
1
ㆍ전체 판매량
2
ㆍ최근 3개월 판매량
0
ㆍ자료후기 점수
받은후기없음
ㆍ자료문의 응답률
받은문의없음
판매자 정보
ㆍ학교정보
  • 비공개
ㆍ직장정보
  • 비공개
ㆍ자격증
  • 비공개
  • 위 정보 및 게시물 내용의 진실성에 대하여 해피캠퍼스는 보증하지 아니하며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
    위 정보 및 게시물 내용의 불법적 이용, 무단 전재·배포는 금지되어 있습니다.
    저작권침해, 명예훼손 등 분쟁요소 발견시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.

    찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

    • 한글파일 전자회로 실험 결과 보고서 : 연산 증폭기의 특성(pspice 결과, 사진, 분석 포함) 2페이지
      전자회로 실험 결과보고서 실험제목 ① 연산 증폭기의 특성 실험목적 ... . ② mu 741의 슬루율(slew rate)을 계산한다. 실험결과 ... , pspice 시뮬레이션 결과와 비교, 결론 및 토의 1. 실험결과 (1) 입력
    • 한글파일 (전자회로실험)연산증폭기의 특성 결과보고서 4페이지
      결과보고서 연산증폭기의 특성 1. 실험 목적 1) 입력 바이어스 전류에 ... . 3) 741 연산 증폭기의 슬루율을 계산한다. 4) 전력 대역 ... 전류 그림 28-1의 연산증폭기는 IC 패키지 안에 있는 것과 동일한
    • 워드파일 전자회로 설계 및 실험 12. 연산 증폭기의 특성 결과보고서 2페이지
      전자회로 설계 및 실험1 결과 보고서 작성자: 학번: 실험조: 실험일 ... : 실험제목 연산 증폭기의 특성 실험목표 1. 연산 증폭기의 이득은 출력 ... . 실험결과 실험 1. 반전 연산 증폭기 [표 1] 반전 연산 증폭기 실험
    • 워드파일 전자회로 설계 및 실험2, 18. CMOS 연산 증폭기 결과보고서 5페이지
      전자회로 설계 및 실험2 결과 보고서 작성자: 학번: 실험조: 실험일 ... : 실험제목 CMOS 연산 증폭기 실험목표 1. 기본 2단 CMOS 증폭기 ... 회로 [그림 1] 2단 구성의 CMOS 연산 증폭기 [그림 1]은 전형
    • 한글파일 A+ 전기전자기초실험2 연산증폭기를 이용한 RC 필터회로 예비보고서 2페이지
      5주차 연산증폭기를 이용한 RC 필터회로 실 험 일 2019.10.04 ... , 기본회로 등 포함 설명) 주로 필터는 인덕터와 커페시터를 이용하여 ... 회로를 구성하여 특정 주파수에서 동작하도록 한다. 그 결과의 회로를 수동
    • 워드파일 전자회로실험1 예비보고서 선형 연산 증폭기 9페이지
      실험 제목: 선형 연산 증폭기 회로 조: 이름: 학번: 실험에 관련된 ... 예비보고서 전자회로설계및실험2 실험일: 2019년 03월 11일 ... 이론 1. 연산 증폭기 연산 증폭기의 기본회로는 반전증폭기와 비반전증폭기
    • 워드파일 전자회로 설계 및 실험 12. 연산 증폭기의 특성 예비보고서 7페이지
      . 실험방법 1. 연산 증폭기의 이득 2. 비반전 증폭기 3. 반전 가산 전자회로 설계 및 실험 ... 전자회로 설계 및 실험1 예비 보고서 작성자: 학번: 실험조: 실험일 ... : 실험제목 연산 증폭기의 특성 실험목표 1. 연산 증폭기의 이득은 출력
    더보기
    상세하단 배너
    우수 콘텐츠 서비스 품질인증 획득
    최근 본 자료더보기
    전자회로 실험 보고서-연산 증폭기