전기회로실험 레포트 JFET
- 최초 등록일
- 2015.11.16
- 최종 저작일
- 2015.10
- 4페이지/ 한컴오피스
- 가격 2,000원
목차
1. 실험 제목
2. 실험 목적
3. 실험 원리
4. 실험 결과
5. 결론 및 고찰
본문내용
1. 실험 제목 : The Junction Field-Effect Transistor (JFET)
2. 실험 목적 : JFET의 특성을 이해한다.
3. 실험 원리 : 양극성 접합 트랜지스터에 전압이 가해지면 한 p-n 접합은 순방향으로 바이어스 되고 다른 p-n 접합은 역방향으로 바이어스 된다. 전류는 순방향으로 바이어스 된 p-n 접합을 통해서 흐른다. 이때에 전자는 n형의 영역에서 베이스 영역으로 흘러 들어가고 홀(hole)은 베이스 영역에서 n형의 영역으로 흘러들어 간다. 베이스 내의 홀이 베이스를 떠나서 순방향으로 바이어스 된 이미터-베이스 접합을 통해 이미터로 들어가고, 거기에서 이미터로부터 주입된 전자와 재결합함에 따라 베이스 내의 홀의 집중도는 떨어진다. 이 결과로 p-n 접합의 순방향 전압이 떨어져서 전류가 정지될 수 있다. 만일 베이스 영역이 회로 내의 적절한 점에 접속되어 이미터-베이스 접합이 순방향으로 바이어스 된 상태로 유지되면, 전자는 베이스 영역에서 흘러나와 홀의 집중을 유지하고, 따라서 전류는 컬렉터에서 이미터로(즉 전자 흐름의 반대 방향으로) 계속 흐르게 된다.
참고 자료
없음