IO 인터페이스 카드 레포트
- 최초 등록일
- 2003.06.22
- 최종 저작일
- 2003.06
- 10페이지/ 한컴오피스
- 가격 1,500원
소개글
전자전기공학 관련 3학년 과정의 실험으로써 IO카드 제작관련 레포트입니다. 많은 도움이 되길 바랍니다.
목차
1. 인터페이스
2. 8255
3. 8255A
4. 74LS47
5. 어드레스(ADDRESS) 디코더(DECODER, 부호기)
본문내용
데이타 버스 버퍼(data bus buffer)
데이타 버스 버퍼는 3스테이트 양방향 8비트 버퍼로 시스템의 데이타 버스와 8255A를 인터페이스 시키는데 사용된다. 데이타는 CPU에서 보내지는 입력/출력 명령의 실행에 의하여 전송된다. 제어워드(control word)나 상태 정보(status information)도 역시 데이타 버스를 통하여 전달된다.
읽기/쓰기(read/write)와 제어 로직(control logic)
이들의 기능은 데이타와 제어 신호, 상태 정보의 내부, 외부 전송을 관리하는 것이다. CPU로부터의 어드레스와 제어 버스의 입력을 받아서 각 제어 그룹(control group)에 제어 신호를 발생시키게 된다.
CS(chip select)
대부분 이 단자에는 어드레스 디코더의 출력이 연결되어 특정한 어드레스가 할당되어 동작하게 된다. 이 입력 핀이 "L"(low, 0V)이 되면 동작가능상태(chip enable)가 되어 CPU와 8255A 사이의 통신이 가능해 지고, 만약 이 단자가 "H"(high, 5V)에서는 동작불능상태(chip disable)가 되어 3스테이트 상태가 된다. 그러나 Port A,B,C에는 영향을 미치지 않는다.
참고 자료
없음