논리결과-3-가산기와 감산기 (Adder & Substractor)
- 최초 등록일
- 2012.12.23
- 최종 저작일
- 2012.11
- 5페이지/ 한컴오피스
- 가격 1,000원
소개글
논리회로실험 보고서 입니다.
목차
1. 실험목적
2. 실험기기
3. 실험결과
4. 실험고찰
본문내용
1. 실험목적
Logic gates를 이용하여 가산기(adder)와 감산기(substractor)를 구성하여 동작을 확인해 보고 이를 통해서 디지털 시스템의 기본 요소인 가산기와 감산기의 기본 구조 및 동작 원리를 이해한다.
2. 실험기기
(1) Power Supply (5V DC 전압원)
(2) IC : 74HC86(XOR), 74HC08(AND), 74HC32(OR), 74HC04(NOT)
(3) 7-segment LED 표시기
(4) 오실로스코프
<중 략>
(2) 두 개의 반가산기와 OR gate(IC 7432)를 이용하여 전가산기를 구성하고 그 결과를 확인한다.
실험 2는 두 개의 반가산기와 OR gate(IC 7432)를 이용하여 전가산기를 구성하고 그 결과를 확인해보는 실험이다. 우선 입력 A와 B를 실험 1과 동일하게 첫 번째 반가산기(XOR과 AND gate)에 입력한다. 이때 첫 번째 반가산기의 XOR의 3번 핀에서 나온 출력을 두 번째 반가산기의 XOR과 AND gate의 1번 핀에 각각 입력한다. 그리고 (carry input)을 두 번째 반가산기의 XOR과 AND gate의 2번 핀에 입력한다. 이렇게 해서 나온 두 번째 반가산기 XOR의 출력이 S(sum)가 된다. 또한 첫 번째 반가산기 AND의 출력과 두 번째 반가산기 AND의 출력을 OR gate에 입력한다. 이렇게 해서 나온 출력이 (carry output)이 된다. 실험에서 입력 HIGH는 5V로 설정하였고 LOW는 0V로 설정하였다. 그림 상에서 위에 있는 다이오드가 S가 출력하는 값을 나타내주는 다이오드이고 아래에 있는 다이오드가 을 출력하는 다이오드이다. 진리표에서 볼 때 출력이 1이면 다이오드에 불이 들어오고 0이면 다이오드에 불이 들어오지 않는다.
참고 자료
없음