[전자회로] BJT 차동 증폭기
- 최초 등록일
- 2002.11.06
- 최종 저작일
- 2002.11
- 5페이지/ 한컴오피스
- 가격 5,000원
목차
*실험 목적
*기본 지식
*준 비
*실 험 방 법
*Pspice 시뮬레이션
*실험 측정 값
*고 찰
본문내용
이번 실험은 차동 증폭기의 원리를 이해하는 것이다. 실험을 할 때 입력 파형이 디지털 오실로 스코프에 잘 안잡혔다. 그래서 실험을 제 시간내에 하기가 힘들었다. 잡음이 너무 많이 잡혔다. 이론적으로 차동증폭기의 동작 원리를 이했는데 실험을 통하여 차동 증폭기가 소신호 입력시의 동작 특성을 알 수가 있었다. 실험 시간에 원하는 정확한 파형이 나오지가 않아서 특별히 지난 토요일에 다른 실험조원과 함께 실험을 하였다. 그날에는 시간적 여유를 가지고 지난 시간에 안되었던 부분을 천천히 실험을 해 나갔다. 일단은 정확한 입력파형을 스코프에 스케치를 한 후 회로를 꼼꼼히 구성했다. 그러고 나서 실험을 통하여 원하는 결과 파형이 나왔다. 항상 실험을 할때는 급한 마음보다 여유를 가지고 하면 될거라고 생각한다. 그리고 트랜지스터의 동작 특성에 대해 다시 공부하는 시간이 되었다. 이론치의 결과값보다 오차가 났다. 그런 이유는 이론상과 시뮬레이션은 이상적인 값이다. 하지만, 실험에서 사용한 소자값은 오차가 나온 값이다. 원래 증폭값은 200배가 증폭이 되어야 하는데 약 83배가 나왔다. 이러한 값은 좀전에 설명한 것처럼 이론치가 아니라, 오차값이 포함한 결과값이다.
참고 자료
없음