D 플립플롭실험 보고서
- 최초 등록일
- 2011.12.10
- 최종 저작일
- 2011.11
- 6페이지/ 한컴오피스
- 가격 1,000원
소개글
d 플립플롭에관한 실험 보고서 입니다
목차
없음
본문내용
불가
RS 플립플롭은 이진법으로 표시되는 정보를 저장했다가 클럭 펄스가 들어옴면서 플립플롭의 출력에 전달할 수 있도록 구성된다.
클럭 입력 펄스 CLK가 0이면 기본 RS 플립플롭에서 S=R=0인 것과 같은 경우가 되므로 Q와 Q는 불변이다. 그러나 CLK가 1이면 기본 RS 플립플롭과 같이 동작한다. 이때 클럭 펄스가 끝나면 Q와 Q는 또다시 불변으로 남는다. 따라서 RS 플립플롭은 클럭 펄스가 들어올 때만 성립하게 된다.
3) PR/CLR RS 플립플롭
PR/CLR RS 플립플롭은 RS 플립플롭에 PR과 칙의 두 입력을 첨가한 플립플롭이다. PR과 CLR은 각각 설정과 해제를 일컫는 것으로서, 입력 S와 R 또는 클럭 펄스 CLK에 관계없이 플립플롭을 Set(Q=1)시키거나 Reset(Q=0)시킬 수 있는 입력이다. 입력 PR이나 CLR은 모든 입력에 선행하므로 제어입력이라고도 하며 이 둘을 동시에 사용해서는 안 된다.
D 플립플롭은 불확실한 입력은 결코 존재할 수 없다는 것을 확실하게 하기 위한 방법으로 한 가지 입력만을 공급하는 소자이다. D 플립플롭은 RS 플립플롭에 약간의 변형을 가한 것으로 데이터(data) 플립플롭이라고도 한다. D 플립플롭은 RS 플립플롭의 두 입력을 결합하고 그 한쪽에 NOT 게이트를 삽입시킨 것으로, 양쪽의 NAND 게이트에는 항상 상반되는 입력이 들어온다. RS 플립플롭에서 나타났던 레이스조건(race condition)은 더 이상 일어나지 않게 된다. CLK는 클럭 펄스를 나타내며 Qn+1은 n+1번째의 클럭 펄스가 들어 왔을 때의 출력을 의미한다.
참고 자료
없음