Output Stage
- 최초 등록일
- 2010.12.20
- 최종 저작일
- 2010.12
- 6페이지/ 한컴오피스
- 가격 1,000원
소개글
전자회로 실험 예비+결과 보고서 입니다.
실험목적
실험이론
문제풀이
시뮬레이션
실험과정
실험결과
고찰
---실험 사진, 계산 수식, 설명 포함
A, B, AB 급 출력단에 대해 이해하고, 실험을 통하여 확인한다.
목차
실험목적
실험이론
문제풀이
시뮬레이션
실험과정
실험결과
고찰
본문내용
1. 실험목적
A, B, AB 급 출력단에 대해 이해하고, 실험을 통하여 확인한다.
2. 실험이론
출력단의 주요 기능은 증폭기가 이득의 손실 없이 출력신호를 부하에 전달할 수 있도록 증폭기에 낮은 출력 저항을 제공하는 것이다.
출력단은 입력 신호가 인가될 때 그 결과로서 생기는 컬렉터 전류 파형의 모양에 따라 분류한다.
A급 단은 신호전류의 전폭보다 큰 전류 IC로 바이어스 되며, A급 단에 있는 트랜지스터는 입력 신호의 전주기 동안 도통된다.
B급 단은 0의 직류 전류로 바이어스 된다는 것을 알 수 있다. 즉, B급 단에 있는 트랜지스터는 입력 사인파의 반주기 동안만 도통된다. 즉 도통각은 180도 이다.
AB급 단은 A와 B사이의 중간급으로써 트랜지스터가 사인파 신호의 피크 전류보다는 매우 작지만 0보다는 큰 직류 전류로 바이어스 된다. 따라서 트랜지스터는 반주기보다 약간 긴 기간동안 도통된다. 도통각은 180도 보다는 크지만 360도 보다는 매우 작다. AB급 단은 마이너스 반주기보다 약간 긴 기간 동안 도통되는 또 하나의 트랜지스터를 가지고 있으며, 두 트랜지스터로부터의 전류는 부하에서 합쳐진다. 따라서 입력 사인파의 0교차점 근방의 기간동안에는 두 트랜지스터가 모두 도통된다.
3.실험방법 및 계획
Class-A Output Stage 검증
DC Bias
①입력노드 S를 그라운드로 연결하고 노드B에 부하저항을 연결하지 않는다. 공급전압은 ±5V 이다
②A~F노드의 전압을 측정하고 Q1의 전류와 b를 구한다.
Signal Operation
①R2=10kΩ load RL=10kΩ 으로 구성하여 입력노드 S에 0.1Vpp, 1kHz 삼각파형을 인가해 준다.
②오실로스크포를 이용하여 S,A,B의 전압을 측정한다.
③입력 진폭을 증가시키면서 입력S와 출력 B의 피크전압을 측정한다.
④측정결과를 이용하여 입출력전압의 관계를 그래프로 그린다. 또한 출력이 포화될 때의 입력과 출력전압을 표시한다.
참고 자료
없음