인하대학교 아날로그회로설계 pch 차동증폭기 설계(손계산, Hspice 코드+결과창, layout)
- 최초 등록일
- 2021.07.04
- 최종 저작일
- 2021.04
- 7페이지/
MS 워드
- 가격 2,500원

소개글
회로와 Hspice 코드, 결과창, layout 있습니다. Hspice로는 DC동작점, ICMR, Vout swing, bode plot, SR를 구했습니다.
목차
1. DC 동작점
2. ICMR, voltage swing
3. Frequency response
4. Slew rate 과도기응답
5. 레이아웃
본문내용
1. DC 동작점
0428
*DRIVER(M1 GATE:+, M2 GATE:- INPUT)
M1 4 1 3 3 PN W=60U L=1U
M2 6 6 3 3 PN W=60U L=1U
*ACTIVE LOAD
M3 4 4 0 0 NN W=24U L=1U
M4 6 4 0 0 NN W=24U L=1U
*BIAS CIRCUIT
M5 3 5 7 7 PN W=112U L=1U
M6 5 5 7 7 PN W=56U L=1U
RB 5 0 22K
CL 6 0 1P
VDD 7 0 DC 3V
.MODEL NN NMOS(LEVEL=1 VTO=0.5 KP=100U TOX=300E-10 GAMMA=0.3
+LAMBDA=0.01 LD=0.1U PHI=0.7 NSUB=1E16 CGSO=400P CGDO=400P
+ CGBO=600P RSH=20 CJ=2E-4 CJSW=1E-9 MJ=0.5 MJSW=0.5)
.MODEL PN PMOS(LEVEL=1 VTO=-0.5 KP=40U TOX=300E-10 GAMMA=0.3
+LAMBDA=0.01 LD=0.1U PHI=0.7 NSUB=1E16 CGSO=400P CGDO=400P
+ CGBO=600P RSH=20 CJ=2E-4 CJSW=1E-9 MJ=0.5 MJSW=0.5)
*COMMON MODE VOLTAGE
VIN 1 0 DC 1.5V
.OP
.END
****node =voltage
+0:1 = 1.5000 0:3 = 2.2576 0:4 = 758.5726m
+0:5 = 2.2318 0:6 = 1.4981 0:7 = 3.0000
**** voltage sources
element 0:vdd 0:vin
volts 3.0000 1.5000
current -304.2899u 0.
power 912.8696u 0.
참고 자료
없음