인하대학교 아날로그회로설계 pch 차동증폭기 설계(손계산, Hspice 코드+결과창, layout)

불흥불흥
개인인증판매자스토어
최초 등록일
2021.07.04
최종 저작일
2021.04
7페이지/워드파일 MS 워드
가격 2,500원 할인쿠폰받기
다운로드
장바구니

소개글

회로와 Hspice 코드, 결과창, layout 있습니다. Hspice로는 DC동작점, ICMR, Vout swing, bode plot, SR를 구했습니다.

목차

1. DC 동작점
2. ICMR, voltage swing
3. Frequency response
4. Slew rate 과도기응답
5. 레이아웃

본문내용

1. DC 동작점

0428

*DRIVER(M1 GATE:+, M2 GATE:- INPUT)
M1 4 1 3 3 PN W=60U L=1U
M2 6 6 3 3 PN W=60U L=1U
*ACTIVE LOAD
M3 4 4 0 0 NN W=24U L=1U
M4 6 4 0 0 NN W=24U L=1U
*BIAS CIRCUIT
M5 3 5 7 7 PN W=112U L=1U
M6 5 5 7 7 PN W=56U L=1U
RB 5 0 22K
CL 6 0 1P
VDD 7 0 DC 3V

.MODEL NN NMOS(LEVEL=1 VTO=0.5 KP=100U TOX=300E-10 GAMMA=0.3
+LAMBDA=0.01 LD=0.1U PHI=0.7 NSUB=1E16 CGSO=400P CGDO=400P
+ CGBO=600P RSH=20 CJ=2E-4 CJSW=1E-9 MJ=0.5 MJSW=0.5)
.MODEL PN PMOS(LEVEL=1 VTO=-0.5 KP=40U TOX=300E-10 GAMMA=0.3
+LAMBDA=0.01 LD=0.1U PHI=0.7 NSUB=1E16 CGSO=400P CGDO=400P
+ CGBO=600P RSH=20 CJ=2E-4 CJSW=1E-9 MJ=0.5 MJSW=0.5)

*COMMON MODE VOLTAGE
VIN 1 0 DC 1.5V
.OP
.END

****node =voltage
+0:1 = 1.5000 0:3 = 2.2576 0:4 = 758.5726m
+0:5 = 2.2318 0:6 = 1.4981 0:7 = 3.0000
**** voltage sources
element 0:vdd 0:vin
volts 3.0000 1.5000
current -304.2899u 0.
power 912.8696u 0.

참고 자료

없음
불흥불흥
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

최근 본 자료더보기
  • .위잇 도시락 이벤트
  • 르네셀 화장품
  • 초대이벤트 - 운빨로맨스
인하대학교 아날로그회로설계 pch 차동증폭기 설계(손계산, Hspice 코드+결과창, layout)
이벤트1 이벤트2 이벤트3 오늘하루보지 않기 닫기