총 194개
-
중앙대학교 아날로그및디지털회로 예비보고서42025.01.201. Wien bridge 회로 설계 주어진 Wien bridge 회로에서 V+와 V-의 관계식을 구하고, 이 관계식을 이용하여 1.63 kHz에서 발진하는 Wien bridge 회로를 설계하였습니다. 전압 분배 공식을 사용하여 관계식을 도출하였고, 이를 통해 976.4Ω의 저항 값을 사용해야 한다는 것을 확인하였습니다. 2. Wien bridge oscillator 설계 발진 조건을 만족하는 R1, R2 값을 찾아 Wien bridge oscillator를 설계하였습니다. R1=5kΩ, R2=10kΩ을 사용하여 회로를 구성하였고,...2025.01.20
-
응용물리회로실험 - Transistor EF and Impedance2025.05.071. 이미터 폴로어 (Emitter Follower) 이미터 폴로어는 공통 컬렉터 증폭기라고도 불리며, 입력은 베이스에 용량성 결합되고 출력은 이미터에서 나온다. 이미터 폴로어의 특징은 전압 이득이 약 1, 높은 입력 임피던스, 낮은 출력 저항, 그리고 동위상 특성을 가진다. 2. 입력 임피던스 (Input Impedance) 이미터 폴로어는 높은 입력 저항 특성을 가지므로 회로에 유용하게 사용된다. 공통 컬렉터 증폭기의 베이스 쪽 입력 저항은 공통 이미터 증폭기와 유사하게 유도되지만, 이미터 저항은 출력을 양단에서 얻기 때문에 결...2025.05.07
-
예비보고서6 구매 시 절대 후회 없음(A+자료)2025.05.141. Common Emitter Amplifier 설계 이 보고서에서는 Common Emitter Amplifier 회로를 설계하고 분석하는 과정을 다루고 있습니다. 주요 내용으로는 회로 파라미터 계산, 증폭기 이득 분석, 바이어스 전압 및 전류 설계, 비선형 왜곡 분석 등이 포함되어 있습니다. 1. Common Emitter Amplifier 설계 Common Emitter Amplifier는 가장 기본적인 트랜지스터 증폭기 회로 중 하나입니다. 이 증폭기는 입력 신호를 증폭하여 출력 신호를 생성하는 역할을 합니다. 설계 시 고려...2025.05.14
-
중앙대학교 전자회로 설계실습 예비보고서 6. Common Emitter Amplifier 설계2025.04.291. Common Emitter Amplifier 설계 이 보고서는 50 Ω, Rc = 5 kΩ, Vcc = 12 V인 경우, β=100인 NPN BJT를 사용하여 Ic가 kΩ단위이고 amplifier gain(Vout/Vin)이 –100 V/V인 emitter 저항을 사용한 Common Emitter Amplifier를 설계, 구현, 측정, 평가하는 내용을 다루고 있습니다. 설계 과정에서 Early effect 무시, 최대전력 전달을 위한 부하저항 결정, 증폭기 이득 계산, 바이어스 전압 및 저항 값 도출 등의 내용이 포함되어 있...2025.04.29
-
전자회로설계실습 6번 예비보고서2025.01.201. Common Emitter Amplifier 설계 이 문서는 NPN BJT를 사용하여 emitter 저항이 있는 Common Emitter Amplifier를 설계, 구현, 측정, 평가하는 내용을 다루고 있습니다. 주요 내용으로는 부하저항 결정, 바이어스 전압 계산, 입력저항 산출, PSPICE 시뮬레이션 결과 분석, 측정 및 특성 분석 등이 포함되어 있습니다. 2. Emitter 저항을 사용한 Common Emitter Amplifier 설계 이 문서에서는 emitter 저항을 사용한 Common Emitter Amplifi...2025.01.20
-
전자회로실험 과탑 A+ 예비 보고서 (실험 12 소오스 팔로워)2025.01.291. 소오스 팔로워 회로 소오스 팔로워 회로는 입력 신호를 거의 변형 없이 전달하면서 출력 저항을 낮추고 전류를 증폭해 부하를 안정적으로 구동하는 데 사용된다. 이 회로의 주요 특성은 입력과 출력의 관계, 전압 이득, 출력 저항 감소, 전류 이득 등이다. 2. MOSFET 특성 실험에서는 MOSFET의 특성을 이용한 소오스 팔로워 회로를 분석하였다. MOSFET의 문턱 전압, 트랜스컨덕턴스, 출력 저항 등의 특성을 확인하고, 이를 바탕으로 소신호 등가회로를 구성하였다. 3. 입력-출력 전달 특성 입력 전압 변화에 따른 출력 전압의 ...2025.01.29
-
실험 6 . 다이오드 리미터 회로와 클램퍼 회로의 특성 실험2025.05.111. 다이오드 리미터 회로 다이오드 리미터(limitter)는 다이오드 파형 정형회로로서 클리핑(clipping)회로 또는 슬라이서(slicer)라고 부른다. 입력 신호의 한부분이 잘려나간 것과 같은 출력을 가지게 된다. 클리핑회로는 적어도 다이오드 한 개와 저항 한 개로 구성되고 직류 전원장치가 필요하다. 이때 출력 파형은 직류전원의 크기를 변화시키거나 여러 가지 소자들을 위치를 변화시겼을 때 서로 다른 레벨로 클리핑 시길 수 있다. 따라서 클리핑회로는 직렬 클리핑회로와 병렬 클리핑회로 또 한 바이어스 된 클리핑회로로 구분 할 수...2025.05.11
-
적분기와 미분기의 주파수 응답특성 실험2025.11.111. PID 제어기와 아날로그 제어 제어시스템에서 오차신호를 변환하기 위해 PID(비례, 적분, 미분) 제어기가 널리 사용된다. 본 실험에서는 전통적인 아날로그 방식의 PID 제어기 구현을 다루며, 특히 적분기와 미분기의 동작원리를 이해하고 주파수 응답특성을 분석한다. 제어기의 목적은 시스템 출력값을 사용자가 원하는 값과 일치시키는 것이며, 오차에 계수를 곱하거나 오차의 적분값, 미분값에 계수를 곱하는 방식으로 동작한다. 2. 적분기의 회로 구성 및 주파수 특성 적분기는 출력전압의 일부를 커패시터를 거쳐 반전입력에 되돌려주는 구조로...2025.11.11
-
건국대학교 전기전자기초실험2 트랜지스터3 예비레포트 결과레포트2025.01.291. 달링턴 증폭기 회로 달링턴 증폭기 회로를 LTspice로 구현하고, VCC에 10V를 인가하고 입력 전압 vin에 크기 1V, 주파수 1kHz를 설정하여 입력전압 및 출력전압 파형을 도시하였다. 첫 번째 트랜지스터의 Ib1과 두 번째 트랜지스터의 Ie2의 파형을 도시하고 증폭비를 계산하였다. 2. 푸시풀 증폭기 회로 푸시풀 증폭기 회로를 LTspice로 구성하고, Vin의 크기와 주파수를 변경하면서 입력 전압과 출력 전압 파형을 도시하였다. 브레드보드로 회로를 구현하고 오실로스코프로 입력전압 및 출력전압 파형을 관찰하였다. 1...2025.01.29
-
Op Amp를 이용한 다양한 Amplifier 설계 결과보고서 중앙대학교 전자회로설계및실습2025.04.271. Op Amp 증폭기 설계 Op Amp는 고입력 저항, 저출력 저항, 높은 개방 이득이 특징이며 +입력단자와 -입력단자간 전압차를 증폭시키는 기능을 지닌 증폭기이다. 실험을 통해 Inverting/non-Inverting Amplifier 설계를 수행하고 입출력 전압을 측정하여 이득을 계산하고 이론값과 비교하였다. 또한 입출력 전압이 동일할 때의 주파수를 측정하고 왜곡되기 전 출력파형을 측정하였다. 2. Inverting Amplifier 동작 Inverting Amplifier를 구현하고 입력전압과 출력전압을 측정하였다. 설계...2025.04.27
