총 2,174개
-
고려대학교 디지털시스템실험 A+ 10주차 결과보고서2025.05.101. SRAM 구현 및 읽기/쓰기 동작 본 실험을 통하여 16X4 SRAM을 구현하고 메모리에 데이터를 읽고 쓰는 과정을 이해할 수 있었습니다. SRAM을 이용하여 계산기를 구현할 때 결과값이 FPGA에 나타나지 않는 문제가 있었는데, 7 segment control module에서 rst 값에 1을 넣어주는 것으로 이 문제를 해결할 수 있었습니다. 2. SRAM을 이용한 계산기 구현 8X4 SRAM을 이용하여 계산기를 구현하는 실험을 진행하였습니다. SRAM을 프로젝트에 응용하여 각종 데이터를 저장하고 읽을 수 있도록 하면 좋을 ...2025.05.10
-
국어 교과서와 한국어 교재의 차이점 분석2025.05.031. 학습 대상 국어 교과서는 주로 한국어 학습 대상이며, 학습자는 한국어를 어느 정도 학습한 한국어 원어민이다. 반면 한국어 교재는 한국어가 아닌 원어민을 학습 대상으로 하며, 학습자는 주로 외국인이나 재외동포로 한국어에 대한 지식과 활용능력이 부족한 것으로 나타났다. 2. 목적과 기능 국어 교과서는 한국어 학습 자체뿐만 아니라 한국어 사용 능력, 사회적 의사소통 능력, 한국어 문화의 계승과 발전에 대한 깊은 목적을 가지고 있다. 반면 한국어 교재는 한국어 능력의 숙달도를 높이는 것이 기본 목적이며, 한국어를 활용한 의사소통 능력...2025.05.03
-
ATMEGA128을 이용한 초음파 신호등 만들기 레포트(코드 포함)2025.01.171. 초음파 센서를 이용한 신호등 제어 이 프로젝트에서는 ATmega128 마이크로컨트롤러와 초음파 센서를 이용하여 신호등을 제어하는 시스템을 구현하였다. 초음파 센서로 보행자의 거리를 측정하여 일정 거리 이내에 보행자가 감지되면 신호등의 불빛을 적색에서 녹색으로 변경하고, LCD 화면에 관련 정보를 표시하며 부저로 소리 신호를 제공한다. 이를 통해 보행자의 안전을 향상시키고자 하였다. 2. ATmega128 마이크로컨트롤러 활용 이 프로젝트에서는 ATmega128 마이크로컨트롤러를 활용하여 초음파 센서, LED, LCD, 부저 등...2025.01.17
-
전기및디지털회로실험 실험6 결과보고서2025.01.121. 논리조합회로 설계 실험을 통해 논리게이트의 조합으로 복잡한 논리적 함수관계를 구현하는 방법을 익히고, 불필요하게 복잡한 논리함수를 단순화시키는 카르노맵 활용법과 돈케어 조건 다루는 방법을 실습하였다. 또한 조합논리회로 설계의 예로 덧셈기(가산기)의 회로를 구현하여 반가산기와 전가산기의 기본동작을 이해하고 실제 회로설계에 적용하는 능력을 키웠다. 2. 논리회로 설계 및 구현 실험을 통해 주어진 조건을 만족시키는 부울함수를 구하기 위해 카르노맵과 don't care condition을 사용하여 SOM 형태의 부울대수식을 얻고, 이...2025.01.12
-
고려대학교 디지털시스템실험 A+ 11주차 결과보고서2025.05.101. 컴퓨터 시스템의 기본 구조 이번 실험을 통해 컴퓨터가 폰 노이만 구조로 이루어져 있다는 것을 알게 되었습니다. 코드를 작성하면서 간단한 동작을 구현하는 데 매우 복잡한 코드가 필요하다는 것을 느꼈고, 한 글자의 실수로 아예 값이 출력되지 않는 경험을 많이 하였습니다. 2. 데이터 경로(Data Path) 모듈 설계 및 구현 입력값과 출력값이 서로서로 연결되어 있는 구조를 코딩할 때에는 알맞은 값이 잘 입력되고 있는지 확인하는 것이 중요하다는 것을 깨달았습니다. 1. 컴퓨터 시스템의 기본 구조 컴퓨터 시스템의 기본 구조는 매우 ...2025.05.10
-
홍익대학교 디지털논리실험및설계 2주차 예비보고서 A+2025.05.041. NAND 게이트 NAND 게이트 7400은 AND 게이트의 출력을 반전시킨 것으로, 입력이 모두 1일 때만 출력이 0이 됩니다. 이 게이트는 다양한 논리 회로를 구현하는 데 사용될 수 있습니다. 2. NOR 게이트 NOR 게이트 7402는 OR 게이트의 출력을 반전시킨 것으로, 입력이 모두 0일 때만 출력이 1이 됩니다. 이 게이트 역시 다양한 논리 회로를 구현하는 데 사용될 수 있습니다. 3. XOR 게이트 XOR 게이트 7486은 서로 다른 입력이 들어왔을 때만 출력이 1이 되는 게이트입니다. 이 게이트는 패리티 검사 회로...2025.05.04
-
디지털 논리실험 1주차 예비보고서2025.05.061. AND 게이트 AND 게이트의 datasheet를 읽는 법을 설명하고, 기본 실험(1)의 회로 결선 방법을 pin 번호를 이용하여 설명하였습니다. VCC와 GND를 직접 결선하면 쇼트가 발생할 수 있으므로 주의해야 합니다. 기본 실험(4)와 응용 실험(2)의 회로 구현 방법도 설명하였습니다. 2. OR 게이트 OR 게이트는 두 개의 입력 값 중 한 개의 값이 1이면 출력 값이 1이 되는 특성을 가지고 있습니다. 응용 실험(1)에서는 OR 게이트와 NOT 게이트가 결합된 회로의 동작을 설명하였습니다. 3. NOT 게이트 NOT ...2025.05.06
-
발제-ISO161752025.01.151. 전자기록시스템 (ERS; Electronic Records System) 전자기록의 생산·관리·보존을 지원하는 시스템으로, 전자기록생산시스템(업무시스템), 전자기록관리시스템(ERMS), 전자기록보존시스템(EAMS)으로 구성됨. 2. ISO 16175 표준 문헌정보―전자사무환경에서 기록에 대한 원리 및 기능요건을 제시하는 표준으로, 제1부: 개관 및 원칙, 제2부: 전자사무환경 하의 기록을 위한 가이드라인 및 기능요건, 제3부: 업무시스템의 기록관리 지침 및 기능요건으로 구성됨. 3. DIRS 방법론 기록시스템 설계 및 구축을 ...2025.01.15
-
ERP 산업공학 수업때 과제했던 내용들입니다.2025.05.131. ERP 구현 단계 ERP 시스템은 구축이 시작되면서부터 끝날 때까지 내부에서의 엄청난 저항에 부딪치고 이를 극복해 나가야 하는 과정을 수 없이 되풀이 해나가야 하기 때문에 고도의 전문적인 컨설팅을 요구하게 된다. ERP 구축은 생각보다 정교하고 복잡하여 성공적으로 설치하기 위한 절차를 잘 수행해야 한다. 주요 단계는 분석, 설계, 구축, 구현으로 구성된다. 2. ERP 분석 단계 분석단계에서 핵심은 현황파악(As-Is분석)이다. 성공적인 시스템을 구축하기 위해서는 무엇보다 자기 기업의 현주소를 명확히 알아야 한다. 또한 프로젝...2025.05.13
-
아날로그 및 디지털회로 설계 실습 실습11_카운터설계_예비보고서2025.01.211. 4진 비동기 카운터 4진 비동기 카운터에 1MHz의 구형파를 인가할 때, Q1 신호의 주파수는 0.5MHz이고 Q2 신호의 주파수는 0.25MHz입니다. 비동기식 4진 카운터에서 첫 번째 Flip Flop의 Q가 두 번째 Flip Flop으로 들어가고 Clk가 inverting되므로 입력 신호가 falling edge일 때 다음 신호가 변화합니다. 2. 8진 비동기 카운터 8진 비동기 카운터의 회로도를 그리고, CLK 입력에 버튼 스위치를 연결하여 버튼을 누를 때마다 카운트가 증가하도록 설계합니다. 또한 Q1, Q2, Q3 출...2025.01.21
