총 292개
-
[A+보고서] Floyd 회로이론실험결과레포트_ 15 회로해석2025.05.131. 루프 방정식 저항성 회로에 대한 루프(loop) 방정식을 세우는 방법을 익히고, 측정을 통해 방정식이 옳은지 확인할 수 있었다. 2. 절점 방정식 저항성 회로에 대한 절점(node, 마디) 방정식을 세우는 방법을 익히고, 측정을 통해 방정식이 옳은지 확인할 수 있었다. 3. 망 전류법 회로 내의 각 망로전류를 KVL을 이용하여 구하는 망 전류법을 사용하여 루프 방정식을 세우고 루프 전류를 계산하였다. 4. 절점 전압법 회로 내의 각 마디 전압을 KCL을 이용하여 구하는 절점 전압법을 사용하여 절점 방정식을 세우고 마디 전압을 ...2025.05.13
-
아날로그및디지털회로설계실습 (예비)설계실습 6. 위상제어루프(PLL) A+2025.01.291. 위상제어루프(PLL) 위상 제어 루프(PLL)는 전압제어 발진기의 출력 위상을 입력신호의 위상과 비교하여 두 입력의 위상 차이를 가지고 전압제어 발진기를 제어하는 피드백 시스템입니다. 출력 신호의 위상을 입력 신호의 위상에 고정하게 되면 출력 주파수는 입력 신호의 주파수에 고정되게 됩니다. 위상제어루프는 전자공학과 통신 분야에 폭넓게 사용되고 있습니다. 2. 위상검출기 XOR을 이용한 위상 검출기는 위상차가 0~π 변할 때 Vout이 0~5V까지 증가하는 것을, π~2π로 변할 때는 5V~0V로 감소하는 것을 확인할 수 있었습...2025.01.29
-
중앙대학교 아날로그및디지털회로설계실습 6차 예비보고서2025.01.041. 위상 제어 루프(PLL) 위상 제어 루프는 전압 제어 발진기의 출력 위상을 입력 신호의 위상과 비교하여 두 신호의 위상차이를 가지고 전압 제어 발진기를 제어하는 피드백 시스템입니다. PLL의 3개 기본 요소는 위상 검출기, 루프 필터, 가변 발진기(전압 제어 발진기)입니다. 위상 검출기는 Reference voltage와 VCO의 출력 전압을 비교하여 위상 차이에 해당하는 파형을 출력하며, 실험에서는 XOR 게이트를 사용하여 구현하였습니다. 루프 필터는 RC를 이용한 1차 LPF로, 위상 검출기 출력의 평균값을 DC 전압으로 ...2025.01.04
-
고온고압 증기를 이용한 기관 만들기 열역학2025.05.101. 백트레인(Vactrain) 백트레인은 아진공 상태의 튜브 내에서 자기부상열차의 원리로 운행되는 18세기에 최초로 고안된 열차의 한 종류이다. 현대의 대표적인 백트레인 중에는 일론 머스크와 SpaceX가 공개한 하이퍼루프(Hyperloop)가 있다. 백트레인은 초전도체를 활용하여 자기부상을 실현하며 전자기 상호작용을 활용하여 추진력을 얻는다. 2. 에어 캐스터(Air Caster) 에어 캐스터는 공기막(Air Film)을 활용하여 중량물을 이동시켜주는 도구이다. 에어 캐스터 모듈에 압축공기가 주입되면 모듈 내의 튜브가 부풀어 오...2025.05.10
-
위상 제어 루프(PLL) 설계 및 특성 분석2025.01.041. 위상 제어 루프(PLL) 위상 제어 루프는 입력 신호와 출력 신호의 위상 차이를 검출하여 이를 보정하는 피드백 회로입니다. 이 실험에서는 위상 검출기, 루프 필터, 가변 발진기로 구성된 PLL 회로를 설계하고 동작 특성을 분석하였습니다. 입력 주파수 변화에 따른 출력 주파수 범위를 측정하였고, VCO 커패시터 값 변화에 따른 동작 주파수 대역 변화를 확인하였습니다. 이를 통해 PLL 회로의 원리와 설계 방법을 이해할 수 있었습니다. 1. 위상 제어 루프(PLL) 위상 제어 루프(PLL)는 전자 회로 분야에서 매우 중요한 기술입...2025.01.04
-
메쉬 해석법 실험하기2025.05.091. 노드(node) 회로에서 전압이나 전류가 연결되는 지점을 의미합니다. 주어진 회로에서 노드는 a, b, c, d, e, f, g, h이며, 필수 노드는 b, c, f, g입니다. 2. 지로(branch) 회로에서 두 노드 사이를 연결하는 경로를 의미합니다. 주어진 회로에서 지로는 V, R1, R2, R3, R4, R5, R6, R7, R8, R9이며, 필수 지로는 R2, R4, R5, R6입니다. 3. 루프(loop) 회로에서 전류가 순환하는 경로를 의미합니다. 주어진 회로에서 노드 a에서 시작하는 루프는 R1-R2-R3-V,...2025.05.09
-
중앙대학교 전자회로설계실습 예비보고서92025.01.111. Series-Shunt 피드백 증폭기 설계 Series-Shunt 구조의 피드백 증폭기를 설계하고 실험하였습니다. 입력 전압을 0V에서 6V까지 변화시키면서 출력 전압의 변화를 관찰하였습니다. 입력 저항과 부하 저항의 값을 변경하여도 동일한 결과가 나오는 것을 확인하였습니다. 또한 입력 전압을 2V로 고정하고 전원 전압을 변화시켰을 때 출력 전압이 일정 수준 이상에서 더 이상 변하지 않는 것을 확인하였습니다. 2. Series-Series 피드백 증폭기 설계 Series-Series 구조의 피드백 증폭기를 설계하고 실험하였습니...2025.01.11
-
피드백 증폭기 (Feedback Amplifier) 설계 및 실험2025.05.141. Series-Shunt 피드백 증폭기 설계 Series-Shunt 피드백 증폭기 회로를 PSPICE로 시뮬레이션하여 입출력 특성 곡선을 그렸습니다. 입력저항과 부하저항 값을 변경하여 특성 곡선을 비교 분석하였고, 전원 전압 변화에 따른 출력 전압 변화도 확인하였습니다. 출력 전압이 일정 전압 이상에서 더 이상 변하지 않는 이유를 설명하였습니다. 2. Series-Series 피드백 증폭기 설계 Series-Series 피드백 증폭기 회로를 PSPICE로 시뮬레이션하여 입출력 특성 곡선을 그렸습니다. 입력저항과 피드백 저항 값을...2025.05.14
-
중앙대학교 아날로그및디지털회로 예비보고서62025.01.201. 위상 검출기 설계실습 계획서6-3-3에서는 XOR를 이용한 위상 검출기의 특성을 PSpice 시뮬레이션을 통해 파악하고, V1과 V2의 위상 차이 변화에 따른 Vout 전압의 평균값 특성을 확인하였습니다. 입력 A, B에 대해 위상차가 0, 0이 아닌 값, 180도일 때의 출력 Y를 분석하여 XOR 게이트가 정상적으로 동작하는 것을 확인하였습니다. 2. 위상 고정 루프 설계 설계실습 계획서6-3-4에서는 그림 6-2의 위상 고정 루프 회로를 PSpice로 설계하고, VCO, phase detector, loop filter 각...2025.01.20
-
아날로그 및 디지털 회로 설계 실습 결과보고서6 위상제어루프2025.05.151. 위상제어루프(PLL) 이번 실습에서는 위상제어루프(PLL) 회로를 설계하고 분석하였습니다. 입력단에 기준신호(5kHz 사각파)를 인가하여 출력을 확인하였고, 전압제어 발진기(VCO)의 캐패시터 값을 10nF, 100nF, 1uF로 변경하면서 각각의 동작 주파수 범위를 측정하였습니다. 그 결과, 캐패시터 값이 증가할수록 동작 주파수 범위가 낮아지는 것을 확인할 수 있었습니다. 이는 발진주파수 공식에서 캐패시터와 주파수가 반비례 관계에 있기 때문입니다. 또한 VCO의 출력이 LPF를 거쳐 다시 VCO로 피드백되는 구조이므로 캐패시...2025.05.15
