총 32개
-
전자기 유도와 변압기 - 일반물리실험II A+레포트2025.01.291. 전자기 유도 패러데이 법칙에 따르면 전류고리에 유도되는 기전력의 크기는 전류고리를 통과하는 자기다발의 시간변화율과 같다. 렌츠 법칙에 따르면 전류고리에 전류를 유도한 자기다발의 변화를 방해하는 방향으로 유도 전류가 흐른다. 2. 변압기 변압기는 전력을 효율적으로 송전하고 안전하게 사용하도록 회로의 퍼텐셜을 높이거나 낮추는 장치이다. 두 개의 코일이 변압기를 구성할 때, 첫 번째 코일에는 교류전원이, 두 번째 코일에는 전압계가 연결된다. 이상적인 변압기라면 에너지 보존법칙에 의해 입력되고 출력되는 전력이 같다. 3. 코일 구조와...2025.01.29
-
전기전자공학실험-달링턴 및 캐스코드 증폭기 회로2025.04.301. 달링턴 회로 달링턴 회로는 두 개의 BJT 트랜지스터를 하나의 IC 패키지 내에 제공한다. 달링턴 회로의 베타 실효값(beta_D)은 각 트랜지스터 베타 값의 곱과 같다. 달링턴 이미터 폴로어는 일반 이미터 폴로어에 비해 높은 입력 임피던스를 가지고 있다. 달링턴 이미터 폴로어의 입력 임피던스, 출력 임피던스, 전압 이득 등을 계산하고 측정하였다. 2. 캐스코드 회로 캐스코드 회로는 Q1을 이용한 공통 이미터 증폭기가 Q2를 이용한 공통 베이스 증폭기에 직접 연결되어 있다. Q1단의 전압이득은 약 1이며, Q2단의 전압 이득은...2025.04.30
-
전자공학실험 11장 공통 소오스 증폭기 A+ 결과보고서2025.01.151. 공통 소오스 증폭기 이 실험에서는 MOSFET을 이용한 공통 소오스 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다. 공통 소스 증폭기는 게이트가 입력 단자, 드레인이 출력 단자, 소스가 공통 단자인 증폭기로서 높은 전압 이득을 얻을 수 있는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 소스 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구해본 다음, 실험을 통하여 동작을 확인하고자 한다. 2. MOSFET 동작 영역 NMOS에서 VGS>=Vth이면서 VD...2025.01.15
-
전자공학실험2 15장 예비레포트2025.05.071. 소신호 소스 공통 FET 교류증폭기 소신호 소스 공통 FET 교류증폭기의 동작원리를 이해하고 직류 및 교류 파라미터를 측정하여 실제 이론값과 비교 고찰하며, 증폭기의 전압이득에 영향을 미치는 파라미터들에 대해 분석한다. JFET 소스 공통 교류증폭기와 MOSFET 소스 공통 교류증폭기의 동작 원리와 해석 방법을 설명하고, 시뮬레이션을 통해 바이패스 캐패시터와 부하저항 변화에 따른 출력전압의 변화를 확인한다. 1. 소신호 소스 공통 FET 교류증폭기 소신호 소스 공통 FET 교류증폭기는 전자회로 설계에서 중요한 역할을 합니다. ...2025.05.07
-
Differential Amp 입력단을 포함한 다단 증폭기 설계 프로젝트2025.01.281. Differential Amp 입력단 Differential Amp 입력단은 두 개의 입력 신호를 받아 그 차이를 증폭하는 회로입니다. 이 회로는 공통 모드 잡음을 제거하고 높은 입력 임피던스를 제공하는 장점이 있습니다. 이 프로젝트에서는 Differential Amp 입력단을 포함한 2단 이상의 증폭기를 설계하는 것이 목표입니다. 2. 다단 증폭기 설계 다단 증폭기는 여러 개의 증폭 단계를 가진 회로입니다. 이 프로젝트에서는 Differential Amp 입력단을 포함한 2단 이상의 증폭기를 설계하는 것이 목표입니다. 증폭기...2025.01.28
-
전자공학실험 6장 공통 이미터 증폭기 A+ 결과보고서2025.01.151. 공통 이미터 증폭기 공통이미터 증폭기는 베이스가 입력 단자, 컬렉터가 출력 단자, 이미터가 공통 단자인 증폭기이고, 높은 전압 이득을 얻을 수 있다는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 이미터 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구하고, 이를 실험에서 확인하고자 한다. 2. BJT 동작 영역 실험회로 1에서 VBB가 0~0.5V일 때는 출력전압 VO가 거의 바뀌지 않고 VBB또한 VBE>0.7의 조건을 만족하지 않아 cut-off(차단영역)임을 알 수 있다....2025.01.15
-
교류및전자회로실험 실험10-1 트랜지스터 증폭회로1 예비보고서2025.01.171. 트랜지스터 증폭회로 트랜지스터에 의한 소신호 증폭회로의 기본이 되는 common emitter 증폭회로를 만들어보고 그 동작을 확인함으로써 트랜지스터 증폭회로의 이해를 높인다. 이를 통해 바이어스의 개념과 적절한 바이어스에 의한 동작점의 설정, 교류등가회로, 입출력 임피던스가 갖는 의미를 이해하도록 한다. 2. 트랜지스터 바이어스 트랜지스터의 Q-point를 load line의 중앙에 위치시키기 위해 사용되는 bias는 여러 종류가 있으며, 가장 보편적인 방법은 voltage divider bias이다. 이를 통해 트랜지스터를...2025.01.17
-
전기전자공학실험-다단 증폭기 RC 결합2025.04.301. RC 결합 JFET 다단 증폭기 다단으로 연결된 증폭기의 전압이득은 서로 연결된 증폭기의 전압이득의 곱이다. RC 결합은 커패시터를 이용해 직류 성분을 차단하고 교류 성분만 전달하는 결합 방식이다. 각각의 증폭 회로에서 독자적인 바이어스 전압을 선택할 수 있으나 결합 커패시터의 리액턴스가 주파수의 영향을 받기 때문에 두 증폭기 간 교류 신호 전달이 주파수의 영향을 받아 전체 증폭 회로의 이득이 주파수에 따라 변할 수 있다. 2. BJT와 JFET의 차이점 BJT와 비교하면 FET의 종류는 더 다양하다. 모든 FET는 매우 높은...2025.04.30
-
[일반물리실험2] A+ 전자기 유도와 변압기 (결과레포트)2025.01.031. 전자기 유도와 변압기 실험을 통해 패러데이 법칙에 의한 전자기유도와 변압의 원리를 이해하고자 하였다. 변압기 장치를 사용하여 코어 구조와 코일 감은 수 변화에 따른 출력 전압 및 전압/전력 이득 변화를 측정하였다. 실험 결과 U자 형 철심에 가로대가 추가로 놓였을 때 출력 전압이 최대로 나타났으며, 두 번째 코일의 감은 수가 증가할수록 출력 전압도 증가하였다. 또한 동일한 감은 수에서 저항 값이 작을수록 전력 이득이 커짐을 확인하였다. 이를 통해 변압기의 구조와 코일 감은 수가 전자기 유도 및 변압 효율에 미치는 영향을 이해할...2025.01.03
-
경희대 전기전자회로 보고서 HW22025.05.051. DC 전압, 저항 회로 시뮬레이션 문제[1]에서는 DC 전압과 저항으로 구성된 간단한 회로를 시뮬레이션하고 전압, 전류, 소비전력을 계산하는 방법을 학습했습니다. Pspice를 처음 사용해보면서 회로 구성 및 기본적인 사용법을 익혔고, 복잡한 회로 해석에도 유용하게 사용될 수 있다는 것을 알게 되었습니다. 2. DC Sweep 분석 문제[2]에서는 전원 전압을 변수로 설정하여 DC Sweep 분석을 수행했습니다. 이를 통해 전압, 전류, 소비전력이 전원 전압 변화에 따라 어떻게 변화하는지 확인할 수 있었습니다. 또한 Point...2025.05.05
