총 531개
-
[A+]floyd 회로이론 예비레포트_17 오실로스코프(LTspice 시뮬레이션+분석)2025.05.131. 오실로스코프의 주요 제어부 오실로스코프의 주요 제어부는 표시제어부, 수직축제어부, 트리거제어부, 수평축제어부로 구성되어 있다. 각 제어부의 주요 조정장치들에 대해 설명하였다. 2. 오실로스코프의 전압파형 측정 오실로스코프는 시간에 따라 변하는 전압의 값(전압파형)을 그래프의 형태로 보여주므로 교류전압을 측정하기에 편리하다. 오실로스코프에서 측정되는 피크-대-피크값과 멀티미터에서 측정되는 실효값 사이의 관계를 설명하였다. 3. 직류전압 측정 오실로스코프를 이용하여 직류전압을 측정하는 방법을 단계별로 설명하였다. 입력결합방식, V...2025.05.13
-
소오스 팔로워 실험 결과 보고서2025.01.021. 소오스 팔로워 증폭기 소오스 팔로워 증폭기는 전압 이득이 1에 가까운 버퍼 증폭기로 사용됩니다. 이는 입력 임피던스에 비해 매우 낮은 출력 임피던스를 가지고 있어, 신호 전달 시 손실이 거의 발생하지 않아 버퍼 이득이 크다는 장점이 있습니다. 또한 소자의 개수를 줄일 수 있어 비용 절감 효과도 있습니다. 이러한 장점들로 인해 소오스 팔로워가 전압 증폭기로 사용됩니다. 1. 소오스 팔로워 증폭기 소오스 팔로워 증폭기는 전자 회로에서 매우 중요한 역할을 합니다. 이 회로는 입력 신호를 증폭하고 부하에 대한 영향을 최소화하여 출력 ...2025.01.02
-
서울시립대_물리학및실험2_RC회로측정실험_예비레포트&결과레포트_A+2025.04.271. RC 회로 이 실험에서는 저항과 축전기로 구성된 RC 회로에서 축전기에 인가되는 전압의 시간적 변화를 오실로스코프로 관측하고 회로의 시간상수를 구하는 것이 목적입니다. 축전기의 충전과 방전 과정, 시간상수 계산 방법, 실험 장치 및 절차, 실험 데이터 및 결과 분석, 오차 분석 등이 자세히 설명되어 있습니다. 2. 축전기 충전 및 방전 축전기가 초기에 충전되지 않은 상태에서 스위치를 닫으면 전하가 이동하며 회로에 전류가 흐르고 축전기가 충전되기 시작합니다. 충전이 진행됨에 따라 축전기 양단의 전위차가 증가하다가 최대 전하량에 ...2025.04.27
-
전압제어 발진기 회로 설계 및 실험 결과2025.01.041. 슈미트 회로 슈미트 회로는 히스테리시스 특성을 가진 비교기로, 입력 신호가 증가할 때와 감소할 때의 입출력 특성이 다르다. 입력 전압이 문턱 전압 사이에 있을 경우 출력 상태는 이전 상태에 따라 결정된다. 2. 적분기 회로 적분기 회로에서 출력 전압은 입력 전압과 시간에 따라 변화한다. 이를 이용하여 전압 제어 발진기를 구현할 수 있다. 3. 전압제어 발진기 회로 전압제어 발진기 회로는 슈미트 회로, 적분기, BJT 스위치로 구성된다. 적분기 출력이 슈미트 회로의 문턱 전압을 넘으면 BJT 스위치가 on/off되어 적분기 출력...2025.01.04
-
회로이론및실험1 16장 미분기와 적분기 회로 A+ 결과보고서2025.01.131. 적분기 실험 결과를 통해 커패시터가 충전과 방전을 반복한다는 것을 알 수 있다. 구형파를 입력 전압으로 주었으므로 구형파가 high일 때 충전이 되고, low일 때 방전이 된다는 사실을 알 수 있다. 시정수는 RC로 결정되므로, 커패시터의 값이 커질수록 시정수 또한 커진다는 사실 또한 확인할 수 있었다. PSPICE를 통해 전류를 측정했고 이를 통해 실험을 통해 나온 출력전압의 값이 전류의 적분형태라는 것을 확인할 수 있었다. 2. 미분기 실험 결과를 통해 구형파가 상승할 경우 인덕터에 순간적으로 많은 전하가 이동하게 되어 인...2025.01.13
-
(A+자료) 아날로그회로실험 텀프로젝트 OP-AMP를 이용한 차량 주차 안전 시스템2025.04.271. 단위 이득 플로어 단위 이득 플로어의 회로는 비반전 입력단에 5V를 인가해주어 항상 VCC가 출력되도록 만들었음. 단위 이득 플로어의 특징은 Av=1, Rif=(1+A0)Ri, Rof=R0/1+A0로, 이득이 1이기 때문에 입력값이 출력값과 같음. 단위 이득 플로어는 버퍼로 작동하며, 이를 통해 출력단에 있는 다른 비교기와 소자에 영향을 받지 않고, 일정한 출력을 내보낼 수 있으며, 출력 임피던스가 낮아짐. 2. 비교기 OP Amp의 매우 큰 증폭률이 매우 큰 점을 이용하는 회로임. Vi가 양의 값이면 Vo에는 양의 전원전압이...2025.04.27
-
건국대학교 전기전자기초실험2 펄스폭변조회로 결과레포트2025.01.291. 레벨 쉬프트 회로 실험 1에서는 레벨 쉬프트 회로를 구성하고, 입력 전압(함수발생기)과 출력 전압(오실로스코프)을 관찰하였습니다. VDC를 0.5V와 1V로 변경하면서 출력 파형의 변화를 확인하였습니다. 2. 펄스 폭 변조 회로 실험 2에서는 펄스 폭 변조 회로를 구성하고, 삼각파 입력 전압(Vtri)과 출력 전압(Vout)을 관찰하였습니다. VREF 전압을 0.5V, 1.0V, 1.5V, 2.0V, 2.5V로 변경하면서 출력 파형의 변화를 확인하였습니다. 3. 펄스 폭 변조 회로 2 실험 3에서는 레벨 쉬프트 회로와 펄스 폭...2025.01.29
-
A+ 전자회로설계실습_Common Emitter Amplifier 설계2025.01.211. Common Emitter Amplifier 설계 이 프레젠테이션에서는 Rsig = 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β=100인 NPN BJT를 사용하여 Rin이 kΩ단위이고 amplifier gain(υo/υin)이 –100 V/V인 emitter 저항을 사용한 Common Emitter Amplifier를 설계, 구현, 측정, 평가하는 내용을 다루고 있습니다. 설계 과정에서 Early effect를 무시하고 이론부의 overall voltage gain(υo/υsig) Gv에 대한 식을 사용하여 ...2025.01.21
-
[A+] 중앙대학교 전자회로 설계실습 예비보고서 2. Op Amp의 특성측정 방법 및 Integrator 설계2025.04.291. Op Amp의 Offset Voltage 측정 Op Amp의 offset 전압을 측정하는 방법에 대해 설명하였습니다. 이상적인 Op Amp를 사용하여 Inverting Amplifier를 설계하고, 두 입력 단자를 접지하여 출력전압을 측정하면 Offset Voltage를 구할 수 있습니다. 또한 Op Amp의 Offset Voltage를 최소화하는 방법도 제시하였습니다. 2. Op Amp의 Slew Rate 측정 Op Amp의 Slew Rate를 최소화하는 방법에 대해 설명하였습니다. Slew Rate는 입력 전압의 주파수를 ...2025.04.29
-
아날로그 및 디지털 회로 설계실습 결과보고서122025.01.171. 클럭 생성 회로 Function generator를 이용하여 1Hz의 Clock 신호를 생성하고, BCD 카운터에 연결하여 7-segment에 출력하는 회로를 구현했습니다. 클럭 신호에 따라 0부터 9까지 카운팅되는 것을 확인했습니다. 2. 2자리 숫자 표시 회로 1자리 숫자 카운터 회로를 두 개 연결하여 00부터 99까지 증가하는 2자리 숫자 표시 회로를 구현했습니다. 중간 신호를 조작하여 카운터 증가의 최대치를 99로 설정했습니다. 3. 디지털 회로 설계 이번 실습을 통해 카운터, 분주회로, 클럭 회로, 디코더 등 다양한 ...2025.01.17
