전자회로1 프로젝트 12201627_전자공학과_이영준 1-1 그림 1-1 회로의 netlist를 작성하고 트랜지스터 M1의 transconductance이 최댓값을 갖는 gate 전압(VIN), 그리고 이 때 트랜지스터 M1의 operationg region을 확인하세..
3.고찰직접 2, 4, 6V일 때 구한 여러 전압, 전류값들과 회로를 설계해서 프로그램을 이용해 구한 값들과 서로 비슷한 결과를 보였지만 약간씩의 오차가 발생하였다. 그 이유는 아무리 β값이 큰 변화가 있어도 이론상 α은 거의 변화가 없고, 값을 구할 때 사용하는 것은..
①Vref가 0.6V면, VGSi가 0.6V라는 뜻이므로, saturation 영역의 전류공식을 이용하여 size를 구할 수 있다. Imi식에서 tran size를 제외한 Imi값과 k’n값, Vov값을 모두 알기 때문에 계산기에 넣고 방정식을 풀면 tran size는..
1. Common Base Amplifier① Netlist*CB ampVCC VCC 0 DC 10VEE 0 VEE DC 10RC VCC C 8KRB B 0 10KRL Y 0 100KIB E VEE DC 1MCE E Z 100UCB B 0 100UCC C Y 100UQ..
XOR Gate XOR 게이트는 배타적 논리합이라는 논리회로로, 둘 중 한 쪽이 1일 때 1이 결과값으로 도출된다. 왼쪽의 그림과 같은 XOR Gate를 설계하기 위해서는 A,B 두 입력에 대한 값과 NOT A, NOT B의 값이 필요하므로 인버터 2개가 필요하다. 또..
Setup Time Switching이 일어나기 전까지 입력이 정확히 인식되는데 필요한 최소 유지 시간을 말한다. 즉, Data의 파형이 High인지 Low인지 판별하는데 필요한 최소시간을 의미한다. Hold Time Switching이 일어난 후 상태의 변화가 정확..
Rule of Conduction Complements - nMOS : pull-down 네트워크 - pMOS : pull-up 네트워크 - Pull-up은 pull-down과 상호보완적 관계이다. - 한 쪽이 직렬이면 다른 한 쪽은 병렬 Logic Size Ratio..
아날로그 과제 기본 회로 DC OP 구하기 회로 및 hspice code 시뮬레이션 결과 Voltage +단자의 전압 = 1.5V ( VCM ) , Vout의 전압 = 1.5026V ... 흐르는 전류 = 140uA => 약간의 오차 발생 M5에 흐르는 전류 = 278.42uA , M6에 흐르는 전류 = 69.242uA Power ( 전력소모 ) SR 구하기 회로 및 hspice