• 캠퍼스북
  • 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(2,078)
  • 리포트(1,808)
  • 자기소개서(167)
  • 시험자료(48)
  • 방송통신대(38)
  • 논문(10)
  • 서식(4)
  • 이력서(3)

"디지털집적회로" 검색결과 1-20 / 2,078건

  • 한글파일 전자회로실험 결과보고서 디지털집적회로
    디지털 집적회로 1. 실험제목 디지털 집적회로: AND, OR, NAND, NOR gate 2. ... AND 게이트 그림과 같이 회로를 구성하고, 입력에 따라 스위치 연결을 변화시켜 각 입력에 대한 출력 상태를 측정한다. ? AND-OR 게이트 ? ... Propagation Delay 측정 그림과 같이 회로를 구성하고 신호발생기를 통해 사각파를 입력한다. 오실로스코프를 통해 Vin, Vout를 측정한다.
    리포트 | 8페이지 | 3,000원 | 등록일 2019.10.03
  • 파일확장자 디집적, 디지털집적회로설계 이론과제 인하대
    리포트 | 3페이지 | 1,500원 | 등록일 2021.08.31
  • 워드파일 디집적, 디지털집적회로설계 실습과제 2주차 인하대
    디지털집적회로설계 실습 2주차 과제
    리포트 | 7페이지 | 1,500원 | 등록일 2021.08.31
  • 워드파일 디집적, 디지털집적회로설계 실습과제 9주차 인하대
    고찰 이번과제는 HSPICE로 단순 회로 구동만을 검증하는 것이 아닌 propagation delay와 power consumption을 측정하고 delay를 최소화하는 조건으로 최적화를
    리포트 | 9페이지 | 1,500원 | 등록일 2021.08.31
  • 워드파일 디집적, 디지털집적회로설계 실습과제 11주차 인하대
    이후 트랜지스터로 회로를 구현하는 부분은 위의 시뮬레이션 코드의 구현부와 동일하다. 그림7이 delay를 측정하는 부분이다. ... 한가지 추가로 알게된 것은 실제 회로를 구현하는 것처럼 작성한 layout을 통해 추출한 코드에도 capacitor가 존재한다는 것이다. ... 도체인 Metal1과 Metal2, poly contact와 Metal1 사이에 겹치는 부분이 존재하기 때문에 실제 회로에서 capacitor가 생성될 수밖에 없다.
    리포트 | 10페이지 | 1,500원 | 등록일 2021.08.31
  • 워드파일 디집적, 디지털집적회로설계 실습과제 4주차 인하대
    디지털집적회로설계 실습 4주차 과제 ... 우선 CMOS 회로에서 load capacitor가 충전되고 방전되는 시간이 같아야 하므로 NMOS와 PMOS의 저항이 동일해야 한다. 이를 식으로 표현하면 다음과 같다. ... 지난주에 비해 단축키나 각 부분에서 어떤 명령어를 입력하고 어떤 painting을 해야 하는지도 확실히 더 익숙해졌고 좀 더 복잡한 회로들을 layout 하다 보면 실력이 더 향상
    리포트 | 6페이지 | 1,500원 | 등록일 2021.08.31
  • 워드파일 디집적, 디지털집적회로설계 실습과제 10주차 인하대
    디지털집적회로설계 실습 10주차 과제 ... 그림5는 inverter의 transistor level 회로다. ... 그림10은 NOR gate의 transistor level 회로다.
    리포트 | 6페이지 | 1,500원 | 등록일 2021.08.31
  • 워드파일 디집적, 디지털집적회로설계 실습과제 7주차 인하대
    마찬가지로 아래의 트랜지스터 레벨 cmos 회로를 보고 작성했다. ... NAND gate도 마찬가지로 이전과제에서 이미 구현을 했고 트랜지스터 레벨 cmos 회로를 보고 작성했다. ... 이렇게 필요한 기본게이트들을 작성하고 과제 문제들에 대한 단위 회로들을 각각 subcircuit으로 작성했다.
    리포트 | 8페이지 | 1,500원 | 등록일 2021.08.31
  • 워드파일 디집적, 디지털집적회로설계 실습과제 13주차 인하대
    그림2는 작성한 Layout의 회로이다. ... 그림3은 NAND gate 회로이다. ... 그림10과 그림11은 추출한 4-bit RCA with DFF 코드의 회로 구현부다.
    리포트 | 17페이지 | 1,500원 | 등록일 2021.08.31
  • 워드파일 디집적, 디지털집적회로설계 실습과제 3주차 인하대
    디지털집적회로설계 실습 3주차 과제 ... 크게 어렵거나 복잡한 회로가 아니어서 비교적 쉽게 진행할 수 있었고 tool을 다루고 단축키를 사용하고 좀 더 익숙해 지는 부분에 있어서는 더 많은 연습이 필요할 것 같다.
    리포트 | 4페이지 | 1,500원 | 등록일 2021.08.31
  • 워드파일 디집적, 디지털집적회로설계 실습과제 12주차 인하대
    그림2는 cout을 결정하는 회로이다. ... 그림15의 NAND를 사용한 Full Adder 회로를 보고 작성했다. ... Inverter의 경우 pull up, down network에 각각 1개의 트랜지스터가 연결된 회로이다.
    리포트 | 17페이지 | 1,500원 | 등록일 2021.08.31
  • 한글파일 실험예비42 디지털집접회로
    디지털 집적회로 : AND,OR 게이트 Ⅰ. 기초이론 ⅰ. AND , OR 게이트 특성 AND 게이트의 동작은 입력의 수와는 무관하다. ... 실험적으로 회로를 검토하여 진리표에 결과를 기록한다. 이 회로의 부울식 표현은? ... 모든 입력이 높은 값일 때만 높은 출력값을 얻을 수 있는 3입력 논리회로를 게이트의 조합으로 설계한다. 회로를 그린다. ? 실험에 의해 회로를 검토한다.
    리포트 | 5페이지 | 1,000원 | 등록일 2010.06.14
  • 한글파일 디지털 집적 회로 AND 예비레포트
    디지털 집적 회로 AND, OR 게이트 1. ... 디지털 회로에서 특정 노드의 값은 ‘1’ 또는 ‘0’로 나타낸다. ... 예) 기본적 논리회로(디지털 논리회로 시간때 배웠었던 내용이다.) 2) 게이트 게이트(gate)란, 한 개 이상의 입력 신호를 받아 한 개의 출력 신호를 내는 전자회로이다.
    리포트 | 4페이지 | 4,000원 | 등록일 2009.03.11
  • 한글파일 디지털 집적회로 (Model Sim) 과제 및 코드
    ①Only above 8 lines printed ②Double the sizes of RAM and ROM(for the given "rom.data") ③Double the sizes of RAM and ROM(for the modified "rom.data")
    리포트 | 5페이지 | 2,000원 | 등록일 2021.06.14
  • 워드파일 삼성전자 회로설계 자기소개서 (2)
    웨어러블 디바이스용 집적회로 설계 과목을 수강하며 최근 늘어난 IOT, 모바일 기기에 대응하기 위하여 고성능 저전력 회로 집적 회로를 설계하는 방법들에 대해 배웠습니다. ... Verilog를 사용해서는 디지털 회로의 Behavioral level, RTL level에서 디자인할 수 있도록 연습을 하였습니다. ... 삼성전자를 지원한 이유와 입사 후 회사에서 이루고 싶은 꿈을 기술하십시오. (700자) 컴퓨터 구조와 디지털 회로에 흥미 있어서 삼성전자 S.LSI 사업부에 지원하였습니다.
    자기소개서 | 4페이지 | 3,000원 | 등록일 2023.02.05
  • 워드파일 서강대학교 21년도 디지털논리회로실험 2주차 보고서 (A+자료) - Logic Gates, FPGA
    00,01,10,11)를 입력하고 출력을 DIgital Reader로 측정해보았다. ... 디지털논리회로실험 2주차 실험 보고서 목적 - TTL logic gates의 동작 방법을 익히고, Logic level과 noise margins, fanout에 대해 이해한다. - ... 74LS00의 경우 2개의 NAND gate만 사용했을 경우, 나머지 gate는 어차피 입력과 출력 모두 아무것도 연결되어 있지 않기에 과전류가 흐르는 등의 문제가 없을 것이다. 3) 집적
    리포트 | 20페이지 | 2,000원 | 등록일 2022.09.18
  • 파일확장자 성균관대학교 디지털집적회로설계 cad과제 1
    2. Process corner AB에서 A는 nMOS의 전자의 mobility, B는 pMOS 그것이다. N은 normal, S는 slow, F는 fast를 의미한다. 빠른 pmos와 느린 nmos(SF)를 사용하면 Vout이 방전되는 속도가 느려지고 VIL이 증가하..
    리포트 | 7페이지 | 1,500원 | 등록일 2021.05.31 | 수정일 2021.06.01
  • 한글파일 Design Flow of a Digital IC 요약
    Design flow of digiral IC design / 디지털 집적회로의 설계 흐름 * Associated issues and emerging trends during the ... . / 전자기기 디자인에서 집적회로와 SoC의 역학 * Design abstraction levels of digital IC design / 디지털 집적회로 설계의 추상화 레벨 * ... digital IC design process / 디지털 집적회로 설계 과정과 관련된 문제 및 최신 동향 The role of digital IC/SoC design in CE products
    리포트 | 3페이지 | 1,000원 | 등록일 2020.04.15
  • 한글파일 전자회로실험1 10주차예보
    그림 12-7에서 우칩상에서 저항기보다 트랜지스터를 제조하기가 더 쉽고 값싸기 때문에 집적회로에 더 많이 이용된다. ... 디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부 전자회로 실험 예비보고서 이름 : 학번 : 실험 제목 연산증폭기의 특성 실험 목적 1.연산 증폭기의 이득은 출려단에서 ... MOS 디지털 집적회로는 대부분의 부하를 능동 소자로 설계하는데, 이들 IC에는 MOSFET이 다른 MOSFET을 위한 능동 부하로서 사용되고 있다. - 입력 바이어스 전류 : 그림
    리포트 | 9페이지 | 1,000원 | 등록일 2020.07.29
  • 한글파일 예비보고서(1) 기본논리게이트
    주어진 어떤 순간에 모든 단자는 두 개의 조건 중 하나인데, 이것을 서로 다른 전압으로 표현하면 전압이 높음(1)과 낮음(0)이다. 0과 1로 대변되는 논리대수에 의한 연산을 집적회로 ... 관련이론 디지털 시스템의 회로를 구성하는 가장 기본적인 요소는 두 개의 입력과 한 개의 출력을 가진다. ... 실험순서 (1) 디지털 실험기판 위에 7408 AND 게이트를 이용하여 논리게이트 실험회로 (a)를 구성하고 데이터 스위치 (data switch) SW1과 SW2를 각각 A, B에
    리포트 | 7페이지 | 2,000원 | 등록일 2020.10.14
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업