• LF몰 이벤트
  • 파일시티 이벤트
  • 캠퍼스북
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(1,244)
  • 리포트(1,183)
  • 시험자료(40)
  • 자기소개서(11)
  • 방송통신대(10)

"덧셈 회로" 검색결과 1-20 / 1,244건

  • 파일확장자 실험9 덧셈 회로 (ADDER) 결과보고서 A+ 레포트
    실험 4는 실험 3의 회로의 B1, B2, B3, B4에 TTL IC 7486 XOR gate를 연결하여 위의 사진처럼 뺄셈회로를 만 들었다. ... 이론적으로 뺄셈회로는 A에서 B(n-1)과 C를 뺀다고 생각할 때 B는 윗자리에서 가져오는 수이고 D는 빼고 남은 수이다.
    리포트 | 3페이지 | 2,000원 | 등록일 2023.11.15
  • 한글파일 덧셈회로
    실험 제목 : 실험9-덧셈 회로(adder) 2. 실험 날짜 : 13. 11. 00 3. ... 입력이 모두 0일 때 4)뺄샘회로 -앞의 덧셈회로에서 B의 입력들에 7486을 연결하여 회로를 구성 하였다. 7486의 2입력중 하나는 공통으로 C _{0}와 함께 전원에 연 결하고 ... 0 1 0 0 1 1 1 1 0 0 0 0 0 0 1 0 1 1 1 1 1 0 0 1 0 0 0 0 0 0 1 0 1 1 0 1 1 0 0 0 0 1 1 1 0 1 - 실험결과 뺄셈
    리포트 | 5페이지 | 1,000원 | 등록일 2014.01.27
  • 한글파일 전자공학 실험 덧셈회로 adder 결과 보고서
    덧셈회로 1. half adder A B C S 0 0 0 0 0 1 0 1 1 0 0 1 1 1 1 0 위 표에서 반 가산기의 합과 자리올림에 대한 논리식이다 합= A+B 이므로 ... 즉 두 자리 이상 덧셈을 할시 아래 자리에서 올라온 자리올림을 함께 덧셈하여 두 자리의 합을 계산하고, 자리올림은 다음 자리에서 함께 계산되도록 하여야 한다 이렇게 2 자리 수를 자리올림과 ... 2진수 덧셈 규칙과 불 대수식에 의해 S=Not A x B + A x Not B 결론적으로 XOR gate의 경우와 같다 자리올림은 합 =A + B에서 A=1 B=1의 경우 발생한다
    리포트 | 4페이지 | 2,000원 | 등록일 2018.06.07
  • 한글파일 디지털 회로설계 고속 동작 덧셈기 설계
    설계 목적 고속 동작 덧셈기의 설계를 통해 덧셈 과정에 있어서 carry의 역할을 이해하고 carry 처리 방법에 따른 여러 가지 덧셈기 구조들을 익히며(여기서는 CLA, CSA) ... 제목 : 고속 동작 덧셈기 설계 2. ... 이때 덧셈기는 16-bit word의 입력과 출력을 가지도록 한다. 아래의 CLA 4bit block 을 이용하여 설계한다.
    리포트 | 8페이지 | 2,000원 | 등록일 2013.02.11
  • 한글파일 [디지털논리회로] 프로젝트 - 고속 동작 덧셈기 설계
    디지털회로설계 프로젝트 #2 1. 제목 - 고속 동작 덧셈기 설계 2. ... 설계 목적 - 고속 동작 덧셈기의 설계를 통해 덧셈 과정에 있어서 carry의 역할을 이해하고 carry 처리 방법에 따른 여러 가지 덧셈기 구조들을 익히며 조합회로의 설계 흐름을 ... 이때 덧셈기는 32-비트의 입력과 출력을 가지도록 한다. 2) 설계 내용 - VHDL 언어를 사용하여 설계한다.
    리포트 | 19페이지 | 1,000원 | 등록일 2014.05.06
  • 파일확장자 <<[AVR] 전자 계산기 제작하기>>전자 계산기 만들기,ATmega128,소스코드, 회로도,디지털 계산기,졸업작품,사칙연산,원리,해석,덧셈,뺄셈,곱셈,나눗셈,감산,가산,계산기 프로그램
    목 표 본 문서에서는 AVR ATmega128을 이용하여 전자계산기의 덧셈, 뺄셈, 곱셈, 나눗셈의 사칙연산을 구현한다. ... 사칙연산 기능 구현된 전자 계산기는 두 개의 피연산자와 한 개의 연산자를 기본 구조로 하여 덧셈, 뺄셈, 곱셈, 나눗셈의 네 가지 사칙연산을 수행할 수 있도록 하였다. ... ['[AVR] 전자 계산기 제작하기 + 회로도, 소스코드, 동작원리' 본문 내용 中 발췌]Ⅰ.
    리포트 | 28페이지 | 7,000원 | 등록일 2016.08.02 | 수정일 2020.12.11
  • 한글파일 [예비]디지털 논리회로 설계 기초 - 반덧셈기,전덧셈
    0 0 0 0 1 1 1 0 1 1 1 1 Boolean equation : C=A+B 1) OR 게이트도 모든 논리 기능을 구성하는 데 필요한 기본 게이트 중의 하나로서 논리적 덧셈연산을 ... ) 출력(Output) B 0 1 1 0 Boolean equation : 1) 인버터(inverter)라고도 하는 NOT 게이트는 반전 또는 보수화라 불리는 연산을 수행하는 논리회로로 ... 어떤 논리레벨을 반대의 레벨로 변화시킴 2) ‘1’을 ‘0’으로 ‘0’을 ‘1’로 변환시킴 3) 회로안에서 딜레이를 줄때도 쓰임 NAND GATE 입력 (Input) 출력(Output
    리포트 | 4페이지 | 1,000원 | 등록일 2009.08.20
  • 한글파일 [결과]디지털 논리회로 설계 기초 - 반덧셈기,전덧셈
    디지털 회로에서 많이 사용되는 TTL이나 CMOS와 같은 표준논리소자들은 1개의 출력신호에 접속할 수 있는 입력신호의 수에 제한이 있는데 이를 팬 아웃이라고 한다. ⑤ 2개의 반덧셈기와 ... OR게이트로 전덧셈기를 구성하시오. - 반덧셈기 입력 출력 X Y Cout(올림수) S(합) 0 0 0 0 0 1 0 1 1 0 0 1 1 1 1 0 - OR 게이트 A B C 0 ... 0 0 0 1 1 1 0 1 1 1 1 - 전덧셈기 입력 출력 Cin(올림수 입력) X Y Cout(올림수 입력) S(합) 0 0 0 0 0 0 0 1 0 1 0 1 0 0 1 0
    리포트 | 4페이지 | 1,000원 | 등록일 2009.08.20
  • 파일확장자 [Flowrian] 덧셈 연습기 회로의 Verilog 설계 및 시뮬레이션 검증
    .- 전가산기 : Dataflow 수준 Verilog 설계 및 시뮬레이션 검증- 십진수 한 자리 덧셈기 : 구조수준 Verilog 설계 및 시뮬레이션 검증- 십진수 두 자리 덧셈기 ... 검증- Up/Down 카운터 : RT 수준 Verilog 설계 및 시뮬레이션 검증- Moore 타입 유한상태머신 : RT 수준 Verilog 설계 및 시뮬레이션 검증- 최상위 덧셈 ... 연습기 모듈 : 구조수준 Verilog 설계 및 시뮬레이션 검증Verilog 언어를 이용하여 디지털 논리회로의 구조 설계를 배우려는 분에게 도움이 된다.
    리포트 | 46페이지 | 1,500원 | 등록일 2011.09.27 | 수정일 2014.08.19
  • 파일확장자 [Flowrian] 3단 파이프라인 덧셈 회로의 Verilog 설계 및 시뮬레이션 검증
    - reg8b : 8 비트 레지스터- reg9b : 9 비트 레지스터- tripipe : 3 단 파이프라인 덧셈 회로Verilog 언어를 이용하여 디지털 논리회로의 구조 설계를 배우려는 ... .- mux2i : 2 입력 8 비트 멀티플렉서- tri8b : 8 비트 Tri-State 버퍼- addrc8b : 9 비트 Ripple-Carry 덧셈기- dff : D 타입 플립플롭
    리포트 | 31페이지 | 1,500원 | 등록일 2011.10.18 | 수정일 2014.08.19
  • 파일확장자 [Flowrian] 십진수 네자리 덧셈회로의 Verilog 설계 및 시뮬레이션 검증
    본 문서에서는 이진수 덧셈기인 Ripple Carry Adder 회로를 변형하여 4자리 십진수 2개를 합산하는 덧셈회로를 설계한다. ... 시뮬레이션 검증- 십진수 네 자리 덧셈기 : 구조수준 Verilog 설계 및 시뮬레이션 검증Verilog 언어를 이용하여 디지털 논리회로의 구조 설계를 배우려는 분에게 도움이 된다 ... 본 설계는 총 3개의 모듈로 구성된다. - 전가산기 : Dataflow 수준 Verilog 설계 및 시뮬레이션 검증- 십진수 한 자리 덧셈기 : 구조수준 Verilog 설계 및
    리포트 | 18페이지 | 1,500원 | 등록일 2011.09.26
  • 파일확장자 [Flowrian] 파라메터 가변이 가능한 Carry Lookahead 덧셈회로의 Verilog 설계 및 시뮬레이션 검증
    하나의 Verilog 코드로 다양한 비트폭의 덧셈기를 구현할 수 있도록 코딩되었다.- addcl : Carry Lookahead 덧셈기Verilog 언어를 이용하여 디지털 논리회로의 ... 본 문서에서는 Carry Lookahead 덧셈기 모듈을 Verilog 언어로 설계하여 시뮬레이션 검증을 하였다.덧셈을 수행하는 데이터의 비트 폭을 매개변수 width로 표현하여 설계함으로써
    리포트 | 9페이지 | 1,500원 | 등록일 2011.10.17
  • 파일확장자 논리회로실험 A+예비보고서 3 Adder & Subtracter
    실험 이론1) 가산기(Adder)-이진수의 덧셈을 하는 논리 회로이며, 디지털 회로, 조합 회로의 하나이다. ... -전자계산기가 발명된 당시에는 진공관에 의해서 구성되었고 현재는 집적 회로로 설계되어 다양한 기능을 가진다.2) 반가산기(Half Adder)-이진수의 덧셈에서 맨 오른쪽 한자리의 ... -반가산기는 XOR gate, AND gate의 논리회로만으로 구성할 수 있다.
    리포트 | 7페이지 | 1,000원 | 등록일 2020.10.09
  • 한글파일 덧셈기 레포트
    예를들어 구형파와 직류전압을 더하는 덧셈기를 만든다고 하면 신호가 반전되어서 나타나는 것 빼고는 앞서 실험을 한 클램퍼 회로와 비슷한 역할을 하는 것처럼 보인다. ... 실험 목적 (1) 연산증폭기를 이용한 덧셈기의 연산원리를 이해한다. (2) 원하는 덧셈식을 구현하는 덧셈기 설계방법을 이해한다. (3) 각종 파형을 더하여 실제 덧셈동작이 이루어지는 ... 덧셈기 1.
    리포트 | 3페이지 | 1,000원 | 등록일 2020.03.15 | 수정일 2020.03.17
  • 파워포인트파일 덧셈계산기, 논리게이트 PPT 발표 자료 할인자료
    semester - seminar contents 실험 목적 실험 이론 실험 장치 실험 내용 실험 주의사항 실험결과 실험 목적 기본적인 논리 게이트를 조합해서 두 자리 이진수를 더하는 덧셈 ... A1과 B1의 입력으로부터 X1을 구하는 회로를 구성 A1과 B1의 입력으로부터 올림수 C2를 구하는 회로를 구성 A2와 B2, 그리고 앞에서 구한 C2로부터 X2를 구하는 회로를 ... 논리 게이트 회로 구성 이진수 연산 실험 이론 논리 게이트 디지털 회로 를 만드는 데 가장 기본적인 요소 . 대부분은 두 개의 입력과 한개의 출력 을 가진다 .
    리포트 | 3페이지 | 1,000원 (10%↓) 900원 | 등록일 2019.11.27 | 수정일 2019.12.06
  • 한글파일 부경대학교 전자회로실험 보고서_멀티플렉서와 디멀티 플렉서
    연결하여 2 bit 덧셈기를 구성하라. 2 bit 덧셈기의 출력에 LED를 연결하여 동작을 확인하고, 입-출력 전압을 측정하여 실험 결과 보고서의 [표 7-8]에 기록하라. ... 1 5 0 5 5 2 0 0 3 + 2 5 5 5 0 2 0 2 3 + 3 5 5 5 5 2 2 0 고찰 : 멀티플렉서 74153칩을 이용하여 반가산기와 전가산기 그리고 2bit 덧셈기를 ... (해당 회로는 실험과정 5.3에서 재사용하므로 해체하지 않는다.)
    리포트 | 1페이지 | 2,000원 | 등록일 2020.06.03 | 수정일 2023.12.08
  • 한글파일 논리회로실험 비교기와 MUX, ALU 결과보고서
    또한 덧셈과 뺄셈 기능을 수행할 때, 사용되는 입력 값과 출력 값이 signed값을 다루게 하고 결과의 파형을 signed 10진수로 나타낸다. 2. ... 실행해야할 작업들이 비교기나 MUX같은 어려운 작업이 아닌 단순한 덧셈 뺄셈 같은 경우 function이나 procedure를 사용하는 것 보다 그냥 예비보고서에서 했던 방식으로 작성하는 ... 이 숫자들이 소스코드에서의 값의 연산들의 덧 뺄셈을 할 때 제일 Y(4)에서의 값의 연산을‘0’을 하였을 때 오버플로가 일어날 수 있도록 하였다. ?
    리포트 | 5페이지 | 1,500원 | 등록일 2021.10.01
  • 한글파일 가산기 실험보고서
    이것이 제대로 덧셈을 수행하는지 확인하고 입력과 출력 사이의 진리표를 실험결과 값으로 작성하라. (덧셈기로 동작함을 조교에게 확인을 받을 것.) 6. ... 반가산기, 전가산기, 덧셈기를 만들었는데, S와 C를 확인하기 위해 LED를 사용하여 시각적으로 확인해 보았다. ... 입력에 대한 출력전압을 측정하고 기록하라. 5.3 앞 실험과정 5.1과 5.2를 연결하여 2 비트의 덧셈기를 완성하라.
    리포트 | 10페이지 | 1,000원 | 등록일 2019.06.27 | 수정일 2020.05.01
  • 한글파일 디지털회로실험 텀프로젝트 3비트 가산기를 이용한 7세그먼트 디스플레이
    컴퓨터에서의 덧셈연산은 십진수에서의 덧셈과 유사한 규칙으로 수행되는데 디지털 시스 템에서는 각 비트수가 한정되므로 자리올림수(carry)를 고려하여야 한다. ... 0 13 1 1 0 1 1 0 0 1 1 14 1 1 1 0 1 0 1 0 0 15 1 1 1 1 X X X X X BCD 코드는 0~9의 숫자만 나타낼 수 있는데 BCD 코드의 덧셈 ... 회로도 및 구성 ※ 패턴도 (점프선 3개 사용) ※ 회로구성 (기판 앞) ※ 회로구성 (기판 뒤) 4. 실험 결과 5.
    리포트 | 9페이지 | 10,000원 | 등록일 2020.04.21 | 수정일 2022.11.11
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업