공통 이미터 회로에서의 전류이득 예비 레포트
- 최초 등록일
- 2009.03.11
- 최종 저작일
- 2008.03
- 4페이지/ 한컴오피스
- 가격 4,000원
소개글
공통 이미터 회로에서의 전류이득 예비 레포트 입니다.^^
목차
1. 실험목적
2. 기초이론
3. 트랜지스터의 접속 방식
(1) 이미터 공통단자 회로 구성
(2) 컬렉터 공통단자 회로 구성
(3) 베이스 공통단자 회로 구성
4. 트랜지스터에서의 전류이득
전력효율 (Power Efficiency)
전압이득
전류이득
본문내용
1. 실험목적
1) lb의 변화가 lc에 미치는 효과를 측정한다.
2) 베타(b)를 결정한다.
2. 기초이론
저번 예비레포트에서 트랜지스터의 원리 구성에 대해 자세히 알아보았다. 요번에 실험할 것은 그런 트랜지스터의 회로 구성을 통한 1) 공통 이미터, 2)공통 콜렉터, 3)공통베이스에 대해 알아볼 것이다.
3. 트랜지스터의 접속 방식
트랜지스터를 접속하는 방식은 공통 이미터(Common Emitter), 공통 컬렉터(Common Collector), 공통 베이스(Common Base)인 세 가지로 나눌 수 있다. 이들은 각각의 특성을 가지고 있어 구현하고자 하는 용도에 따라 실제 회로에 적용을 하면 된다. 여기에서 공통(Common) 이라는 말은 입력 신호와 출력 신호가 같은 단자를 공유한다는 의미이다.
(1) 이미터 공통단자 회로 구성
공통 이미터(Common Emitter)는 입력 신호(Input Signal)가 베이스(Base)와 이미터(Emitter)단자 사이에 공급되며, 출력은 이미터(Emitter)와 컬렉터(Collector) 사이에서 얻을 수 있는 방식으로, 입력과 출력 공히 이미터 단자를 공유하고 있으므로 전압, 전류와 전력의 증폭을 하는 기능을 가지고 있어 가장 많이 이용되는 방식이다.
(2) 컬렉터 공통단자 회로 구성
공통 컬렉터(Common Collector) 방식은 컬렉터의 Reverse Biasing을 위해 컬렉터 회로에 직류 전원을 필요로 하는데 이 전원은 이상적인(Ideal) 전원을 사용하여 내부의 저항 성분이 거의 없도록 하여야 한다.
참고 자료
없음