[기초회로실험]반전증폭기 결과보고서
- 최초 등록일
- 2008.12.24
- 최종 저작일
- 2008.10
- 5페이지/ 한컴오피스
- 가격 1,000원
소개글
반전증폭기 결과보고서 입니다.
목차
1. 실험제목
2. 실험목적
3. 관련이론
4. 회로도및 결선도
5. 실험장치와 부품
6. 실험 방법 및 순서
7. 실험 결과
8. 결론
본문내용
결과보고서
1. 실험제목 : OP-Amp 실습
2. 실험목적
OP-Amp의 원리를 이해하고, OP-Amp를 이용하여 연산기 및 필터를 구
성한다.
3. 관련이론
OP-Amp, 즉 연산증폭기란 수학적 기능을 수행하는 증폭기를 의미한다. 최초의 OP-Amp는 아날로그 컴퓨터에 사용되었으며 덧셈, 뺄셈, 곱셈 등의 수학적 연산을 수행했다. 대표적인 OP-Amp는 0부터 1MHz 이상의 주파수에 이르기까지 사용할 수 있으며 고 이득 직류증폭기(high-gain dc amplifier)이다. 직류증폭기란 어떤 한 증폭단의 출력이 커패시터를 거치지 않고 바로 다음 단의 입력에 접속되는 것을 말한다. 결합 커패시터가 없으므로 단과 단 사이는 앞단의 dc신호와 ac신호가 동시에 결합된다.
OP-Amp의 회로식을 유도하기 위해, 우선 전기에서의 기본법칙에 대해서 알아보자.
※ 키르히호프의 전류법칙
회로의 접합점 또는 절점에서 나가는 모든 전류의 대수적 합은 그 절점에 들어오는 전류의 대수합과 같다. 따라서 아래그림의 회로에서 다음과 같은 식이 성립한다.
(KCL)
키프히호프의 전류법칙
※ 키르히호프의 전류법칙
회로의 폐경로를 따라 취해진 모든 전압의 대수적 합은 0이다. 따라서 아래그림의 회로루프에서 전체 전압의 합은 다음 식과 같이 정리된다.
키르히호프의 전압법칙
※ 회로식의 유도를 위한 가정
OP-Amp는 보통 아래그림(a)와 같이 표현이 되는데, 반전 입력, 비 반전 입력, 출력단자로 이루어져 있다. OP-Amp와 관련된 식을 유도하기 위해서 몇 가지 주요가정이 있다. 첫 번째는 입력단의 저항은 무한대이기 때문에 반전, 비 반적 입력단 으로는 전류가 유입되지 못한다. 두 번째는 반전입력과 비반전입력은 서로 가상접지 되어 가 성립한다. 세 번째 가정은 OP-Amp의 증폭비가 아주 커서, 임을 나타낸다. 그리고 는 접지된 것으로 가정하여, 아래그림(b)와 같이 단순화될 수 있다.
(a)(b)
OP-Amp의 개념도
참고 자료
[기초회로실험]