디지털 회로설계 실험 3주차 레포트
- 최초 등록일
- 2008.12.01
- 최종 저작일
- 2007.09
- 16페이지/ 한컴오피스
- 가격 2,000원
소개글
디지털 회로설계 실험 3주차 레포트입니다(서강대 전자공학과)
목차
1. Decoders and Encoders
2. 실험목표
3. 실험과정
3-1. Binary decoder 구현
3-2. Combinational 회로 설계
3-3. 74LS138 : 3-to-8 decoder
3-4. 74LS47 : 7-segment decoder
3-5. 74LS148 : Priority encoder
3-6. FPGA 구현
3-7. VHDL을 이용한 구현
4. 실험 결과 및 분석
4-1. Binary decoder 구현
4-2. Combinational 회로 설계
4-3. 74LS138 : 3-to-8 decoder
4-4. 74LS47 : 7-segment decoder
4-5. 74LS148 : Priority encoder
4-6. FPGA 구현
4-7. VHDL을 이용한 구현
5. 검토사항
6. 결론
7. Reference
본문내용
1. Decoders and Encoders
2. 실험목표
1. 일반적인 binary decoder의 동작 원리를 이해한다.
2. 7-segment decoder의 동작원리를 이해한다.
3. Encoder의 동작원리를 이해한다.
4. 표시장치(display devices)의 동작원리를 이해한다.
3. 실험과정
3-1. Binary decoder 구현
74LS04 TTL IC를 이용하여 다음 그림3.13과 같은 회로 구성을 한다.
sw20 과 sw21의 전원을 on/off 하면서 각각의 LED가 어떤 결과를 보이는지 관찰하였다.
3-2. Combinational 회로 설계
그림 3.15와 같이 x,y,z의 값을 넣고 minimization을 하여 회로를 최대한 작게 구성한다. 그 다음 위의 공식을 이용해서 구한 최소화된 회로를 74LS08, 74LS32, 747LS04를 이용하여 Bread Board에 구현한다.
3-3. 74LS138 : 3-to-8 decoder
위의 그림처럼 74LS138을 sw4, 5, 6, 20, 21, 22를 연결하고 sw4, 5, 6은 각각 Low, Low, High에 고정을 하고 sw20~22까지는 Low, High를 변경해가며 LED의 출력 값을 알아본다.
3-4. 74LS47 : 7-segment decoder
그림 3.17과 같이 74LS47을 연결하고 SW20~23의 조합을 통해서 7 segment LED A에 나타나는 모양을 알아본다. 그리고 이것을 74LS47 Datasheet의 pattern과 비교하여 보는 것이다.
참고 자료
1. Naver 지식인
2. 디지털 전자 공학 책 190~196쪽
3. 강의교재
4. www.alldatasheet.com