전자회로실험) op-amp 미적분 연산기 예비레포트
- 최초 등록일
- 2008.11.26
- 최종 저작일
- 2008.11
- 7페이지/ 한컴오피스
- 가격 1,000원
소개글
예비내용 및 피스파이스, 분석
목차
◎ 실험목적
◎ 실험이론
◎ PSPICE
본문내용
◎ 실험목적
아날로그 적분 및 미분 연산기에 대한 회로 동작을 습득한다.
◎ 실험이론
연산 증폭기의 동작에 대해 유익하고 편리한 해석을 하는 방법은 밀러(Miller)정리를 이용한 등가 회로인데, 그림 1의 연산 증폭기 회로의 등가 회로가 그림 2이다. 즉, 기본 증폭기의 입력단자에 가상접지(virtual ground)가 있다는 것이다. 여기서 가상이라고 하는 것은 궤환에 의해서 로 되며, 입력 단자가 단락된 것으로 동작하나, 단락점에 전류가 흐르지 않는다는 것을 의미한다.
1. 미분연산기
그림 3-(a)와 같이 , 로 하면 등가회로 (b)에서 로 출력은 입력의 미분에 비례하게 된다.
2. 적분연산기
그림 4-(a)와 같이 , 로 하면 등가회로 (b)에서 이므로 출력은 입력 전압의 적분에 비례하게 된다.
◎ PSPICE
① 50, 1의 구형파를 입력으로 공급할 때의 적분 연산기
* 구형파 Parameter 설정값
- V1 : Initial = 1
- V2 : Pulse vlotage = -1
- TD : Delay time = 1
- TR : Rise time = 1
- TF : Fall time = 1
- PW : Pulse width = 10 (50% duty이므로 주기의 1 / 2로 설정)
- PER : Period = 20 (주기 : 1 / 50 = 20)
R1 = 47 , C1 = 10, C2 = 220
= = 10 : Power Port
OP AMP : KA741C가 없어서 LM124로 대체하여 사용.
참고 자료
없음