RC 및 LC 회로 - 1계 회로
- 최초 등록일
- 2006.12.05
- 최종 저작일
- 2005.05
- 6페이지/ 한컴오피스
- 가격 1,000원
소개글
실험 결과 데이터 및 데이터 분석입니다.
목차
1. 실험 목적
2. 이 론
3. 실험 결과
4. 결과 분석 및 토의
본문내용
1. i) 먼저 RC회로에서의 파형 모형의 그림을 보면 커패시터의 용량이 작을수록 X에서
X에 이르는 구간의 기울기가 큰 것을(가파른) 볼 수 있다. 이때 기울기가 크다는
말은 시상수 τ가 작다는 말과 같으므로 결국 커패시터의 용량이 작으면 시상수 τ가
작고 커패시터의 용량이 크면 τ가 크다는 것을 말해 준다.
ii) 이것은 실험 1의 표를 봐도 쉽게 확인 할 수 있는데, 커패시터의 용량이 0.01 ㎌
-> 0.056 ㎌ -> 0.22 ㎌ 으로 커질수록 시상수 τ 또한 0.012 ms -> 0.06 ms ->
0.22 ms 로 같이 커지는 것을 확인 할 수 있다.
=> 이것은 앞에서 이론으로 예측 했던 결과와 일치 하는 것으로서 올바른 결과를
얻었다고 생각할 수 있다.
=> 한편, 조금 다른 관점에서 본다면 X -> X 로 되는 것은 커패시터의 충전으로
그 반대의 경우는 방전으로 생각해 볼 수 있다. 그런데 시상수 τ가 작을수록 X
에서 X로 도달하는 시간이 작고, 이것은 커패시터가 더 빨리 충전된다는 것을
의미한다고 해석할 수 있다.
=> 당연한 이야기 같지만 같은 전류가 흐르는 회로에서 커패시터의 용량이 클수록
완전히 충전되는데 필요한 전하는 더 많아지고, 이것은 결국 더 많은 시간이 흘
러야 커패시터가 완전히 충전된다는 말이 된다. 즉 시상수 τ가 커진다는 말이
된다. 이론의 식은 이것을 식으로 나타낸 것이고 위의 표와 그림은 그 결과를
보여주고 있다.
=> 즉, 시상수 τ는 입력에 대한 회로의 반응 속도를 나타내는 척도로 사용될 수
있다는 말이 된다.
참고 자료
없음