[논리회로]Latch와 Flip Flop
- 최초 등록일
- 2004.08.27
- 최종 저작일
- 2004.06
- 9페이지/ 한컴오피스
- 가격 1,500원
소개글
Latch와 Flip Flop
목차
[ 목 적 ]
[ 기 본 이 론 ]
1. Latch와 Flip Flop의 차이점
2. RS(Reset-Set) Latch와 RS Flip Flop
3. D Latch와 D Flip Flop
4. JK Flip Flop
5. T Flip Flop의 여기
[ 실 험 ]
[ 결 과 ]
[ 고 찰 ]
본문내용
[ 고 찰 ]
이번 실험을 통해서 latch와 flip-flop의 차이점인 비동기식과 동기식에 대한 이해와 flip-flop의 종류인 SR, JK, D, T등 실험을 통해 결과값에 대한 동작의 이해와 기능을 실험을 통해 알 수 있었다. SR filp-flop의 경우 '1', '1'의 값에 불능값인 don't care condition 값의 결과를 얻으므로 금지된 영역의 출력을 확인할 수 있었다. JK flilp-flop의 경우 '1','1'의 입력 상태일 때 Q의 반전 값을 얻으므로 SR filp-flop 보다 JK filp-flop이 훨씬 안정된 결과값을 얻으므로 서로 비교할 수 있었다. 또한, Enable 신호와 Clock 신호의 Graphic symbol을 이해하므로서 비동기식 latch와 flip-flop의 동기식 신호를 symbol로서 구분할 수 있었다. 실험에 있어서는 preset와 clear에 전 상태에 저장되어 있던 데이터를 최종 결과치를 확인하기 전 접지를 인가한 후 '0' 상태를 유지해서 실험에 정확도를 높였다. 그리고, 우리가 실험실에서 99%를 사용하는 JK Master/Slave Flip Flop의 실험은 NOT 게이트 하나로서 굉장히 순발력 있게 JK Flip-Flop의 보안을 대처한 소자임을 볼 수 있었다. 이번 실험을 통해서 나는 Latch와 Flip-Flop의 2진 기억 소자라는 공통점 가운데, Latch의 level-Triggered F/F, Flip-Flop의 edge-Triggered F/F의 시점을 구별할 수 있었고, 더 나아가 D, T Latch와 Flip Flop의 동작 특성을 실험으로서 Latch와 Flip-Flop의 차이점과 기능들을 이해하는데 도움이 된 시간이었다고 생각한다.
참고 자료
없음