• 캠퍼스북
  • 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

논리회로설계실험 반가산기전가산기설계 결과보고서

*현*
개인인증판매자스토어
최초 등록일
2018.01.10
최종 저작일
2017.05
6페이지/워드파일 MS 워드
가격 1,500원 할인쿠폰받기
다운로드
장바구니

목차

1. 실험목표
2. 실험 결과
3. 고찰

본문내용

전가산기의 동작을 이해하고 진리표를 작성해 본다. 작성한 진리표를 바탕으로 최소화된 논리식을 사용하여 전가산기 회로를 동작적 모델링, 자료 흐름 모델링, 그리고 구조적 모델링 방식으로 코드를 작성해 본다. 또한 Schematic design을 이용하여 전가산기의 논리회로를 구성해 본다. 최종적으로 테스트 벤치 코드를 작성하여 시뮬레이션을 통해 전가산기 코드가 정상적으로 작동하는지 확인해 본다.

<중 략>

구조적 모델링 방식으로 작성할 경우 전가산기를 이루고 있는 하위 개체들의 정의가 우선적으로 필요하다. 설계할 전가산기는 Half Adder와 OR 게이트 및 개체간의 Signal로 이루어져 있으므로 각각의 개체를 Half_adder, ORG, t_s, t_c1, t_c2로 정의하였다. 각 개체의 입출력에 대해서 OR 게이트의 경우는 입력 I1, I2 와 출력 O 으로, Half Adder의 경우 입력 A, B 와 출력 Sum, Carry로 정의하였는데 이는 전가산기의 입출력과 혼동하지 않기 위함이다.

이후 선언한 개체 ORG와 Half_Adder는 각각 OR 게이트와 반가산기의 기능을 수행하도록 동작을 기술한다. 하위 개체의 동작 기술 방식은 모두 자료 흐름 모델링 방식을 사용하였다.

설계할 전가산기는 반가산기 2개와 OR 게이트로 이루어져 있으므로 각각의 이름을 HA1, HA2, ORG1로 설정하고 앞서 정의했던 개체를 동작에 맞추어 불러와준다. HA1, HA2의 입출력 포트 (A, B, Sum, Carry)와 ORG1의 입출력 포트 (I1, I2, O) 각각에 해당하는 변수를 순서에 맞추어 넣어준다. 이후 테스트 벤치 코드에서 입력 X, Y, C_in이 각각 시간 200ns, 100ns, 50ns마다 현재 상태의 보수값을 가지도록 설정하였다. 따라서 50ns마다 서로 다른 하나의 입력 상태를 표현할 수 있고 이것은 주기 400ns마다 반복된다. 또한 이번 실험에서는 전체 회로의 딜레이를 고려하지 않으므로 딜레이 설정과 관련된 코드는 삭제한다.

참고 자료

없음
*현*
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

  • 한글파일 논리회로설계실험_반가산기/전가산결과레포트 12페이지
    논리회로설계 실험 결과보고서 #2 실험 2. 조합회로 설계 1. ... 또한, Schematic Design으로 반가산기과 전가산기의 논리회로를 ... 실험 목표 반가산기와 전가산기에 대해서 이해하고, 반가산기와 전가산기를 세
  • 한글파일 충북대 기초회로실험가산기 및 전가산기 예비 2페이지
    가산기 및 전가산기 (예비보고서) 실험 목적 (1) 반가산기와 전가산기의 ... digit의 2개의 digit로 결과가 얻어진다. (2) 반가산기(Half ... 원리를 이해한다. (2) 가산기를 이용한 논리회로의 구성능력을 키운다.
  • 한글파일 가산실험보고 10페이지
    실험보고가산기 1. ... (full adder)의 설계가산기와 달리 전가산기에는 S와 C0이외에도 ... -반가산기(half adder)의 설계가산기는 가산에 따른 합S와 자리올림
  • 한글파일 서울시립대 전자전기설계2(전전설2) 4주차 결과보고서 11페이지
    2019년 전자전기컴퓨터설계실험2 4주차 실험보고서 1. ... 입출력값들의 비트 크기를 조절하는 방법, 연속 할당문을 통해 논리회로를 보다 ... 실습1 1비트 반가산기 Behavioral Level modeling 설계
  • 한글파일 6장 가산기와 ALU 그리고 조합논리회로 응용 예비 9페이지
    6장, 가산기와 ALU 조합논리회로 응용 예비보고서 1. 실험목적 가. ... 반가산기와 전가산기의 설계를 통해 조합논리회로설계방법을 공부한다. ... 결과를 출력하는 가산기를 반가산기라고 한다.
더보기
최근 본 자료더보기
탑툰 이벤트
논리회로설계실험 반가산기전가산기설계 결과보고서
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업