예비보고서 - 연산 증폭기 특성
- 최초 등록일
- 2017.11.08
- 최종 저작일
- 2008.03
- 6페이지/ 한컴오피스
- 가격 1,500원
목차
1. 연산증폭기의 구조
2. 연산증폭기의 특징
3. 연산증폭기관련 용어 설명
4. 연산증폭기의 응용
5. 741연산 증폭기의 구조
6. 연산 증폭기의 이득
7. 비반전 증폭기
8. 반전 가산기
9. 입력 바이어스 전류
10. 입력 옵셋 전압
11. 슬루율
본문내용
◦ 연산증폭기의 특징
- 증폭도가 대단히 큰 직류 증폭 회로로, 보통 1만 배 이상의 증폭도를 가지고 있다.
- 입력 임피던스가 대단히 크고, 출력 임피던스가 매우 작다.
- 차동 증폭 회로로 되어 있다. -> 출력 전압 Vo=A(V2-V1) (A : 증폭도)
◦ 연산증폭기관련 용어 설명
- 입력 오프셋 전압 ( Input Offset Voltage : Voi )
출력전압을 0으로 하기 위해 두 입력단자 사이에 인가해야 하는 전압
- 입력 바이어스 전류 ( Input Bias Current : IB )
두 입력 단자를 통해 흘러 들어가는 전류의 평균치
- 입력 오프셋 전류 ( Input Offset Current : Ios )
출력 전압이 0일 때 두 입력단자를 통해 흐르는 전류의 차이
- 입력저항 ( Input Resistance : Zi )
참고 자료
없음