Experiment+22 실험 22. Flip-flop 회로
- 최초 등록일
- 2017.09.10
- 최종 저작일
- 2016.09
- 7페이지/ 한컴오피스
- 가격 1,000원
목차
1. 예비보고서
(1) RS flip-flop (NOR Gate 사용)에서 입력 R = S = 1 일 때 출력이 금지 상태가 되는 이유를 고찰하라.
(2) RS flip-flop (NAND Gate 사용)에서 입력 R = S = 0 일 때 출력이 금지 상태가 되는 이유를 고찰하라.
(3) JK flip-flop에서 입력조건 J = K = 1인 경우 출력에서 나타나는 현상을 설명하라.
(4) D flip-flop에서 CP 입력이 있는 경우와 없는 경우의 차이점에 대하여 설명하라.
2. 실험결과
본문내용
(1) RS flip-flop (NOR Gate 사용)에서 입력 R = S = 1 일 때 출력이 금지 상태가 되는 이유를 고찰하라.
flip-flop이란 간단하게 설명하면 1비트를 기억하는 논리회로이다. 전원이 공급되는 한, 상태의 변화를 위한 신호(클럭)가 발생할 때까지 현재의 상태를 유지하는 논리회로이다. 레지스터를 구성하는 기본 소자로 2개의 NAND 또는 NOR 게이트를 이용하여 구성한다.
RS flip-flop의 경우 입력 S와 R에 0이 입력되면 출력 Q와 Q’ 는 변하지 않는다. 즉 값을 기억하는 것이다. 입력 S = 0, R = 1이 입력되면 Q = 0, Q’ = 1로 변한다. 이를 리셋(Reset)이라한다. 리셋(Reset) 되었다는 소리는 출력 Q의 값이 0으로 되었을 경우를 말한다. 입력 S = 1, R = 0 이 입력되면 Q = 1, Q’ = 0 으로 변한다. 이를 셋(Set)이라한다. 셋(Set) 되었다는 소리는 출력 Q의 값이 1로 되었을 경우를 말한다. 입력 S=1, R=1 이 입력되면 Q = 0 , Q’ = 0 로 변하지만 문제점이 발생한다. 0도 1도 아닌 중간값을 갖는 상태가 지속되기 때문이다.
참고 자료
없음