메트랩을 이용한 업다운 카운터 밀리모델
- 최초 등록일
- 2016.11.25
- 최종 저작일
- 2016.09
- 10페이지/ 한컴오피스
- 가격 1,000원
목차
Ⅰ. 과제의 정의 및 목표
Ⅱ. 과제의 필요성
Ⅲ. 과제의 이론적 배경
Ⅳ. 과제 수행 범위
Ⅴ. 과제 수행방법
Ⅵ. 과제 개발의 일정
Ⅶ. 과제 수행 내용 및 결과
Ⅷ. 과제 수행의 기대효과
Ⅸ. 과제 수행 소감
본문내용
Ⅰ. 과제의 정의 및 목표
동기식(clock-mode) 4-비트 UP-Down Counter를 Mealy Model로 설계하고,
Matlab Simulink Modeling으로 구현하여 Simulation 결과를 확인한다.
Clock-mode Sequential Circuit의 일반 모델로 결과를 확인한다.
Ⅱ. 과제의 필요성
동기식 카운터의 장점은 n개로 구성된 비동기식 카운터보다 전파 지연시간이 짧다 비동기식 카운터는 출력이 다른 플립플롭의 입력으로 각각 들어가기 때문에 플립플롭의 수만큼 전파 지연시간이 존재 한다.
동기식 카운터는 한번의 클럭이 모든 플립플롭에 공통적으로 인가되며 전파지연시간이 매우 짧고 고속 동작에 탁월한 성능을 보이기 때문에 동기식카운터를 설계한다.
비동기식 카운터는 시간에 민감한 응용을 하지만 최근에는 동기식으로 커버가 가능학기 때문에 비동기식 구성을 많이 쓰고 따라서 비동기식 회로로 카운터를 설계한다.
팀원 간의 교류를 하면서 분업을 하여 효율적인 방안으로 시스템을 설계한다
Ⅲ. 과제의 이론적 배경
sequential logic circuit는 조합논리 회로와 메모리가 합쳐진 형태를 말할 수 있다.
그중에서 synchronous동기식 회로와 Asynchronous비동기식 회로 두 가지 종류가 있다 .
동기식과 비동기식회로는 메모리와 조합회로가 합친 것으로서 비동기식 조합논리회로는 여러 가지 모드와 모델로 설계 할 수 있다.
<중략>
Ⅳ. 과제 수행 범위
사용할 소자인 어떤 플립플롭을 사용할 것인지를 선정하고 동기식 구조로 순차 회로의 설계를 구상 및 이론적인 설계도를 도출한다. 그에 따른 회로구현은 산업표준 소자를 사용한다.
설계는 밀리모델을 사용하고 Matlab Simulink Model를 이용하여 실제 설계도와 회로를 구현해본다.
Matlab Simulink를 이용하여 설계도와 회로를 구동하여 결과값을 얻고 실험결과를 제출한다.
Ⅴ. 과제 수행방법
- 메모리 소자인 플립플롭을 선정하고 이론적인 회로도를 만들어본다
- JK 플립플롭을 이용하여 설계하도록 하였다
- 설계 방법은 Design procedures를 사용하여 순차적인 논리 설계를 하였다
참고 자료
없음